期刊文献+
共找到17篇文章
< 1 >
每页显示 20 50 100
基于片上Loopback的FPGA DDR模块串行测试方法 被引量:1
1
作者 王贺 张大宇 +1 位作者 汪悦 张松 《计算机与数字工程》 2019年第1期24-28,共5页
文章分析了Virtex FPGA中DDR模块的特点,设计了基于Loopback方法的DDR模块测试电路结构。该结构采用FPGA IOBUF构建了片上测试环路,实现了IDDR与ODDR的串行组合测试。与传统并行测试方法相比,串行测试仅需使用12路测试通道,同时将配置... 文章分析了Virtex FPGA中DDR模块的特点,设计了基于Loopback方法的DDR模块测试电路结构。该结构采用FPGA IOBUF构建了片上测试环路,实现了IDDR与ODDR的串行组合测试。与传统并行测试方法相比,串行测试仅需使用12路测试通道,同时将配置次数从16次减少到6次,可显著减少DDR模块的测试时间。 展开更多
关键词 FPGA DDR模块 片上loopback 测试
在线阅读 下载PDF
FPGA内嵌SerDes测试设计与验证
2
作者 马勇 刘立恩 +1 位作者 林晓会 张少华 《电子质量》 2025年第4期74-77,共4页
针对现场可编程逻辑门阵列(FPGA)内嵌SerDes测试设计难、量产测试覆盖率低等问题,通过环回测试理论和量产测试配置方式,提出了一种基于集成电路自动测试设备(ATE)的FPGA内嵌SerDes测试方法。通过典型代表器件完成了测试设计、仿真、测... 针对现场可编程逻辑门阵列(FPGA)内嵌SerDes测试设计难、量产测试覆盖率低等问题,通过环回测试理论和量产测试配置方式,提出了一种基于集成电路自动测试设备(ATE)的FPGA内嵌SerDes测试方法。通过典型代表器件完成了测试设计、仿真、测试配置和测试验证,实现了最高12.5 Gbps速率测试、8 B/10 B编码测试和K28.5码测试的量产方法验证,为高密度FPGA SerDes接口的量产测试提供了可复用的技术框架。 展开更多
关键词 现场可编程逻辑门阵列 SerDes测试 环回模式 自动测试设备 测试验证
在线阅读 下载PDF
多传感器融合的移动机器人同步定位与建图 被引量:13
3
作者 陈超 徐军 张伟伟 《现代电子技术》 北大核心 2020年第14期164-169,共6页
在移动机器人的同步定位与建图(SLAM)研究中,使用单一的Kinect传感器或激光传感器时,出现建图精度低、信息不完整、回环检测易出错、可靠性差等问题,为此提出一种方案,将这两种传感器进行融合,利用融合之后的数据来创建环境地图。该方... 在移动机器人的同步定位与建图(SLAM)研究中,使用单一的Kinect传感器或激光传感器时,出现建图精度低、信息不完整、回环检测易出错、可靠性差等问题,为此提出一种方案,将这两种传感器进行融合,利用融合之后的数据来创建环境地图。该方法首先将Kinect采集的深度图转换成伪激光数据后,与激光传感器的数据进行融合,来构建环境的局部栅格地图,并利用融合后的数据进行激光回环检测。当检测到有回环时,再利用Kinect的RGB图的丰富的视觉信息进行视觉回环检测。通过双回环检测来过滤掉错误的回环信息,提高全局地图的精度和完整性。最后在机器人操作系统上进行试验,结果表明该方案能显著提高建图的精度和完整性。 展开更多
关键词 同步定位建图 移动机器人 多传感器融合 环境地图 回环检测 系统试验
在线阅读 下载PDF
跨子网网络性能测试仪的设计实现
4
作者 段美霞 牛玲 江勇 《仪表技术与传感器》 CSCD 北大核心 2012年第6期22-24,共3页
针对跨网络性能测试需求,提出了Linux系统平台下网络性能测试仪的设计思想和具体网络性能测试方案。讨论了测试帧硬件成帧、解析测试帧中的关键技术,以及测试过程中软件设计流程。测试数据反映了路由器的双向吞吐量性能,表明了测试方案... 针对跨网络性能测试需求,提出了Linux系统平台下网络性能测试仪的设计思想和具体网络性能测试方案。讨论了测试帧硬件成帧、解析测试帧中的关键技术,以及测试过程中软件设计流程。测试数据反映了路由器的双向吞吐量性能,表明了测试方案和设计思想的可行性,大大方便了网络性能的测试。 展开更多
关键词 跨网测试 2544测试 吞吐量 Qt环境 环回测试帧
在线阅读 下载PDF
ATE中RS-232总线故障诊断的应用研究
5
作者 王亚栋 蒋志忠 《仪器仪表用户》 2009年第4期2-4,共3页
本文的目的是在假设RS-232总线硬件完好的条件下,着重解决总线的软件故障,找出由于软件设置错误或者通信协议不一致而导致的故障现象,并逐一提出解决措施,通过优化,得到工程上可实现的解决方案。首先分析了RS-232总线的故障原因,接着介... 本文的目的是在假设RS-232总线硬件完好的条件下,着重解决总线的软件故障,找出由于软件设置错误或者通信协议不一致而导致的故障现象,并逐一提出解决措施,通过优化,得到工程上可实现的解决方案。首先分析了RS-232总线的故障原因,接着介绍环路测试以确认硬件能否正常工作,最后利用串口调试助手总结了RS-232总线可能的故障现象,提出了一个排除故障的流程图。 展开更多
关键词 RS-232 通信协议 故障诊断 环路测试
在线阅读 下载PDF
基于通用异步收发器的高速SerDes测试 被引量:3
6
作者 柏娜 朱非凡 +2 位作者 许耀华 王翊 陈冬 《电子与封装》 2023年第10期14-20,共7页
提出了一种基于通用异步收发器(UART)的高速串行解串器(SerDes)的调试方法。由于SerDes在封装过程中管脚数量有限,难以把物理层(PHY)的测试点全部引出作为测试芯片的管脚。为了解决此问题,引入了UART模块作为PHY与外界通信的转换模块。... 提出了一种基于通用异步收发器(UART)的高速串行解串器(SerDes)的调试方法。由于SerDes在封装过程中管脚数量有限,难以把物理层(PHY)的测试点全部引出作为测试芯片的管脚。为了解决此问题,引入了UART模块作为PHY与外界通信的转换模块。针对待测的SerDes IP制定测试方案,此方案将UART等模块与待测IP级联,并通过UART模块将SerDes调试所需的配置参数传输到PHY的控制寄存器,从而在控制寄存器的控制下完成对PHY内部寄存器的读写操作。在1.25 Gbit/s、20 bit的工作模式下,完成对SerDes误码率的测试,实现了对SerDes芯片参数的动态调试,大大减少了测试复杂度和测试时间。 展开更多
关键词 串行解串器 通用异步收发器 环回功能 误码率 内建自测试
在线阅读 下载PDF
一种基于环路结构的RFIC内建自测试方法 被引量:1
7
作者 崔伟 冯建华 +1 位作者 叶红飞 闫鹏 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第4期709-714,共6页
提出一种基于环路(Loopback)测试的内建自测试(BIST)方法。为了基于环路结构的内建自测试,设计了一种可编程CMOS衰减器。具有内建自测试(BIST)电路RF收发器的测试结果表明,此方法能够正确检测出系统故障,可以应用于生产测试,并能减少测... 提出一种基于环路(Loopback)测试的内建自测试(BIST)方法。为了基于环路结构的内建自测试,设计了一种可编程CMOS衰减器。具有内建自测试(BIST)电路RF收发器的测试结果表明,此方法能够正确检测出系统故障,可以应用于生产测试,并能减少测试时间和测试成本。 展开更多
关键词 内建自测试 loopback 可测性设计 衰减器 射频集成电路 误差向量幅值(EVM)
在线阅读 下载PDF
基于因子图的激光SLAM模型优化算法 被引量:3
8
作者 相福磊 彭富明 +3 位作者 方斌 张子祥 张少杰 何浩天 《机械制造与自动化》 2024年第5期167-170,208,共5页
针对激光SLAM点云建图模型研究,设计一种因子图优化的SLAM模型方案。在前端模型中,激光里程计通过引入IESKF实现IMU与雷达点云数据的紧耦合构建IESKF-LIO。在SLAM后端模型中,为提高SLAM的鲁棒性和实时精度,构建多种因子进行位姿约束与... 针对激光SLAM点云建图模型研究,设计一种因子图优化的SLAM模型方案。在前端模型中,激光里程计通过引入IESKF实现IMU与雷达点云数据的紧耦合构建IESKF-LIO。在SLAM后端模型中,为提高SLAM的鲁棒性和实时精度,构建多种因子进行位姿约束与补偿优化,同时在因子图融合过程中提出关键帧和增量式平滑建图,减少模型运算负担。在KITTI数据集中进行建图实验,实验结果验证了该模型较传统SLAM模型轨迹误差更低,建图效果更好。 展开更多
关键词 SLAM 因子图 IESKF 回环检测
在线阅读 下载PDF
基于电力线通信芯片可测性设计的研究实现
9
作者 潘照华 万培元 林平分 《半导体技术》 CAS CSCD 北大核心 2011年第7期554-557,共4页
集成电路的快速发展,迫切地需要快速、高效、低成本且具有可重复性的测试方案,这也成为可测性设计的发展方向。此次设计基于一款电力线通信芯片,数字部分采用传统常用的数字模块扫描链测试和存储器内建自测试;同时利用芯片正常的通信信... 集成电路的快速发展,迫切地需要快速、高效、低成本且具有可重复性的测试方案,这也成为可测性设计的发展方向。此次设计基于一款电力线通信芯片,数字部分采用传统常用的数字模块扫描链测试和存储器内建自测试;同时利用芯片正常的通信信道,引入模拟环路测试和芯片环路内建自测试,即覆盖了所有模拟模块又保证了芯片的基本通信功能,而且最大限度地减少了对芯片整体功能布局的影响。最终使芯片良率在98%以上,达到了大规模生产的要求。此设计可以为当前数模混合通信芯片的测试提供参考。 展开更多
关键词 可测性设计 扫描测试 内建自测试 芯片环路内建自测试 模拟环路测试
原文传递
一种SerDes的高效集成可测试性设计
10
作者 胡曙凡 田泽 邵刚 《计算机技术与发展》 2015年第4期204-207,212,共5页
随着集成电路工作速度的提高以及特征尺寸的缩小,芯片设计和测试的费用越来越高。特别是进入深亚微米工艺以及超高集成度发展阶段以来,芯片的功能越来越强大,但也带来一系列设计和测试问题。测试和可测性设计的理论与技术已经成为VLSI... 随着集成电路工作速度的提高以及特征尺寸的缩小,芯片设计和测试的费用越来越高。特别是进入深亚微米工艺以及超高集成度发展阶段以来,芯片的功能越来越强大,但也带来一系列设计和测试问题。测试和可测性设计的理论与技术已经成为VLSI领域中的一个重要研究方向,它们在理论和实践中都有十分突出的价值。文中基于Ser Des的测试要求,为了解决相关参数的测试难题,提出了一种针对Ser Des的可测性设计方案。回环、测试码型产生、温度检测、模拟测试总线等功能的实现,将Ser Des参数的测试难度极大降低。这种方案结构简单,效率较高,具有很好的实用价值。 展开更多
关键词 可测性设计 回环 模拟测试总线 SERDES
在线阅读 下载PDF
低成本片上射频内建自测系统的关键参数测量 被引量:1
11
作者 朱嘉 刘红侠 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2017年第4期29-33,共5页
针对芯片射频测试成本不断提高的问题,提出了一种低成本片上系统射频内建自测电路结构及其关键参数测量处理方法.此射频内建自测结构着重利用片上已有数字信号处理器、坐标旋转数字计算机和模数转换器对射频测试信号进行数字傅里叶变换... 针对芯片射频测试成本不断提高的问题,提出了一种低成本片上系统射频内建自测电路结构及其关键参数测量处理方法.此射频内建自测结构着重利用片上已有数字信号处理器、坐标旋转数字计算机和模数转换器对射频测试信号进行数字傅里叶变换,并利用低成本结构进行对数计算得到相应的信噪比.另外,该自测结构利用环回结构设计,将射频部分产生的信号用来作为测试信号而避免了外部噪声的干扰.这种射频内建自测方法已经成为一种有效的、低成本的设计方法,并用于新产品的量产.相对于以往的射频测试方法,该方法有效地减小了额外的硬件开销,在保证测试质量的情况下,降低了射频电路的测试成本. 展开更多
关键词 射频内建自测 坐标旋转数字计算机 环回结构 信噪比
在线阅读 下载PDF
带压力回环测试功能的串口通信方法设计
12
作者 李琳 《电子设计工程》 2017年第11期164-166,共3页
为了实现精确测量通信设备的串口通信能力并保障串口通信的稳定性和可靠性,提出了一种带压力回环测试功能的串口通信测试方法,并完成了该方法的软硬件设计。该测试方法硬件上将所需测试的串口通信链路的发送端TX与接收端RX直接短接或间... 为了实现精确测量通信设备的串口通信能力并保障串口通信的稳定性和可靠性,提出了一种带压力回环测试功能的串口通信测试方法,并完成了该方法的软硬件设计。该测试方法硬件上将所需测试的串口通信链路的发送端TX与接收端RX直接短接或间接短接;软件设计通过测试工具发送和接受数据,并比对二者数据匹配程度。可通过各种方式给串口通信链路施加压力、设置长时间回环测试等方式,从而获取串口通信链路最佳的性能指标,本测试工具能够准确测量通信链路的最佳性能和通信效率。实际应用表明,该测试方法具有操作方便,测试准确,达到了设计要求。 展开更多
关键词 串口通信 通信链路 回环测试 通信效率
在线阅读 下载PDF
100M以太网光通信的TS-1000协议的研究
13
作者 张家驹 徐东明 刘宇 《中国集成电路》 2014年第8期50-55,共6页
TS-1000协议是一种用于100 M单模光纤双向光口的通信协议。利用该协议可以进行网络管理及环回测试,可实现对媒体转换器设备的状态监测和远程控制。TS-1000协议确保了网络稳健运行,满足了用户对局端和远端的管理需求。本文对TS-1000协议... TS-1000协议是一种用于100 M单模光纤双向光口的通信协议。利用该协议可以进行网络管理及环回测试,可实现对媒体转换器设备的状态监测和远程控制。TS-1000协议确保了网络稳健运行,满足了用户对局端和远端的管理需求。本文对TS-1000协议中的管理帧进行了分析,对管理帧的发送和接收的工作原理进行了研究。 展开更多
关键词 TS-1000 网络管理 环回测试 管理帧
在线阅读 下载PDF
CRH1A型动车组制动回送面板试验器的研制使用 被引量:1
14
作者 许晓峰 高延财 朱文莹 《铁道车辆》 北大核心 2011年第6期33-34,44,共3页
介绍了CRH1A型动车组制动回送面板装置的结构和原理,对其试验需求进行了分析,并按技术规范要求研制了回送制动简易试验器。试验证明该试验器的性能满足制动回送面板运用现场的试验要求。
关键词 制动回送面板 试验器 结构 原理 操作
在线阅读 下载PDF
以太网专线等效环路测试方法研究
15
作者 孙冉 《邮电设计技术》 2019年第6期61-63,共3页
在为企业开通分支点汇聚到中心点的以太网专线业务时,测试工程师需要对带宽、丢包率、时延等电路指标进行端到端测试。业务开通效率直接影响客户感知,如何简化测试方法、压缩开通历时、避免业务中断已经成为业务开通工作的重要课题。等... 在为企业开通分支点汇聚到中心点的以太网专线业务时,测试工程师需要对带宽、丢包率、时延等电路指标进行端到端测试。业务开通效率直接影响客户感知,如何简化测试方法、压缩开通历时、避免业务中断已经成为业务开通工作的重要课题。等效环路测试方法克服了传统方案的缺点,在不影响汇聚端口中其他业务、无需客户和网管人员配合的情况下,测试工程师能够独立完成电路端到端测试。等效环路测试方法提高了业务开通效率,提升了客户满意度,具有很高的应用推广价值。 展开更多
关键词 以太网专线 环路测试 MSTP
在线阅读 下载PDF
基于高速SerDes接口芯片的ATE测试板设计
16
作者 王志立 王一伟 刘宏琨 《电子质量》 2023年第7期29-34,共6页
随着通信技术的飞速发展,高速串行互连以其结构简单、不需要传输同步时钟和相比并行传输具有更高数据传输效率等优点而成为了现代通信和数据传输的重要组成部分。随着对数据传输速率要求的不断提高,串化器/解串器(SerDes)接口应运而生... 随着通信技术的飞速发展,高速串行互连以其结构简单、不需要传输同步时钟和相比并行传输具有更高数据传输效率等优点而成为了现代通信和数据传输的重要组成部分。随着对数据传输速率要求的不断提高,串化器/解串器(SerDes)接口应运而生。作为高速串行通信的重要组成部分,对其芯片的研究和设计一直是一个热点。主要从基本原理和测试需求2个方面入手,研究分析了高速SerDes接口芯片的测试方案和ATE测试板设计方法。介绍了高速SerDes接口芯片的基本工作原理、回环功能测试和关键测试参数。并从叠层结构、走线规则和板材选取3个方向阐述了ATE测试板的设计方法。 展开更多
关键词 高速SerDes接口芯片 回环功能测试 自动测试设备测试板 印制电路板板材
在线阅读 下载PDF
城轨车辆用便携式回送试验装置的设计
17
作者 项宇航 阮媛 《铁道机车与动车》 2016年第11期47-48,34,共3页
介绍了城轨车辆的回送方法和原理,以及传统回送试验的方案和弊端。经过系统分析,设计了便携式回送试验装置,并详细阐述了气路原理和试验方法,优化了回送试验方案,提高工作效率。
关键词 城轨车辆 回送 试验
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部