期刊文献+
共找到60篇文章
< 1 2 3 >
每页显示 20 50 100
Complementary Pass-Transistor Adiabatic Logic Circuit Using Three-Phase Power Supply 被引量:1
1
作者 胡建平 邬杨波 张卫强 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第8期918-924,共7页
A new low power quasi adiabatic logic,complementary pass transistor adiabatic logic (CPAL),is presented.The CPAL circuit is driven by a new three phase power clock,and its non adiabatic loss on output loads can b... A new low power quasi adiabatic logic,complementary pass transistor adiabatic logic (CPAL),is presented.The CPAL circuit is driven by a new three phase power clock,and its non adiabatic loss on output loads can be effectively reduced by using complementary pass transistor logic and transmission gates.Furthermore,the minimization of the energy consumption can be obtained by choosing the optimal size of bootstrapped nMOS transistors,thus it has more efficient energy transfer and recovery.A three phase power supply generator with a small control logic circuit and a single inductor is proposed.An 8 bit adder based on CPAL is designed and verified.With MOSIS 0 25μm CMOS technology,the CPAL adder consumes only 35% of the dissipated energy of a 2N 2N2P adder and is about 50% of the dissipated energy of a PFAL adder for clock rates ranging from 50 to 200MHz. 展开更多
关键词 complementary pass transistor logic adiabatic logic low power 3 phase power clock generator
在线阅读 下载PDF
A novel circuit design for complementary resistive switch-based stateful logic operations
2
作者 王小平 陈林 +1 位作者 沈轶 徐博文 《Chinese Physics B》 SCIE EI CAS CSCD 2016年第5期461-469,共9页
Recently, it has been demonstrated that memristors can be utilized as logic operations and memory elements. In this paper, we present a novel circuit design for complementary resistive switch(CRS)-based stateful log... Recently, it has been demonstrated that memristors can be utilized as logic operations and memory elements. In this paper, we present a novel circuit design for complementary resistive switch(CRS)-based stateful logic operations. The proposed circuit can automatically write the destructive CRS cells back to the original states. In addition, the circuit can be used in massive passive crossbar arrays which can reduce sneak path current greatly. Moreover, the steps for CRS logic operations using our proposed circuit are reduced compared with previous circuit designs. We validate the effectiveness of our scheme through Hspice simulations on the logic circuits. 展开更多
关键词 MEMRISTOR complementary resistive switch crossbar arrays logic circuits
原文传递
Permutation and Complementary Algorithm to Generate Random Sequences for Binary Logic
3
作者 Jie Wan Jeffrey Z. J. Zheng 《International Journal of Communications, Network and System Sciences》 2011年第5期345-350,共6页
Randomness number generation plays a key role in network, information security and IT applications. In this paper, a permutation and complementary algorithm is proposed to use vector complementary and permuta-tion ope... Randomness number generation plays a key role in network, information security and IT applications. In this paper, a permutation and complementary algorithm is proposed to use vector complementary and permuta-tion operations to extend n-variable Logic function space from 22n functions to 22n * 2n! configurations for variant logic framework. Each configuration contains 2n functions can be shown in a 22n-1*22n-1 matrix. A set of visual results can be represented by their symmetric properties in W, F and C codes respec-tively to provide the essential support on the variant logic framework. 展开更多
关键词 logic Function PERMUTATION and complementary VARIANT logic SYMMETRIC Distribution Random Sequence
在线阅读 下载PDF
A General Method in the Synthesis of Ternary Double Pass-Transistor Circuits 被引量:2
4
作者 杭国强 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第9期1566-1571,共6页
A general method for designing ternary circuits using double pass-transistor logic is investigated. The logical relation of each MOS transistor is formulated by using the transmission operation in order to make effect... A general method for designing ternary circuits using double pass-transistor logic is investigated. The logical relation of each MOS transistor is formulated by using the transmission operation in order to make effective and practical use of the circuits. A way to generate ternary complementary and dual circuits by applying the complementarity and duality principles is presented. This new static ternary double pass-transistor logic scheme has some favorable properties:the use of standard CMOS process without any modification of the thresholds, a perfectly symmetrical structure,a full logic swing, the maximum possible noise margins, a less complex structure, and no static power consumption. HSPICE simulations using TSMC 0.25μm CMOS technology and a 3V power supply demonstrate the effectiveness of the proposed design. 展开更多
关键词 switching circuit theory multiple-valued logic logic synthesis double pass-transistor logic
在线阅读 下载PDF
Uncertainties in estimation of extrapolated annual occurence rate of earthquakes using logical tree
5
作者 杨智娴 张培震 郑月君 《Acta Seismologica Sinica(English Edition)》 CSCD 1998年第2期85-94,共10页
he logical tree methods are used for evaluate quantitatively relationship between frequency and magnitude, and deduce uncertainties of annual occurrence rate of earthquakes in the periods of lower magnitude earthquake... he logical tree methods are used for evaluate quantitatively relationship between frequency and magnitude, and deduce uncertainties of annual occurrence rate of earthquakes in the periods of lower magnitude earthquake. The uncertainties include deviations from the self-similarity of frequency-magnitude relations, different fitting methods, different methods obtained the annual occurrence rate, magnitude step used in fitting, start magnitude, error of magnitude and so on. Taking Xianshuihe River source zone as an example, we analyze uncertainties of occurrence rate of earthquakes M4, which is needed in risk evaluation extrapolating from frequency-magnitude relations of stronger earthquakes. The annual occurrence rate of M4 is usually required for seismic hazard assessment.The sensitivity analysis and examinations indicate that, in the same frequencymagnitude relations fitting method, the most sensitive factor is annual occurrence rate, the second is magnitude step and the following is start magnitude. Effect of magnitude error is rather small.Procedure of estimating the uncertainties is as follows:①Establishing a logical tree described uncertainties in frequencymagnitude relations by available data and knowledge about studied region.② Calculating frequencymagnitude relations for each end branches. ③ Examining sensitivities of each uncertainty factors, amending structure of logical tree and adjusting original weights. ④ Recalculating frequencymagnitude relations of end branches and complementary cumulative distribution function (CCDF) in each magnitude intervals.⑤ Obtaining an annual occurrence rate of M4 earthquakes under given fractiles.Taking fractiles as 20% and 80%, annual occurrence rate of M 4 events in Xianshuihe seismic zone is 0.643 0. The annual occurrence rate is 0.631 8 under fractiles of 50%, which is very close to that under fractiles 20% and 80%. 展开更多
关键词 logical tree uncertainty frequency-magnitude relation seismic hazard assessment Xi-anshuihe source region complementary cumulative distribution function (CCDF)
在线阅读 下载PDF
本土民营企业如何持续突围——基于金蝶的案例研究
6
作者 李敏 周洁 《当代财经》 北大核心 2025年第1期97-110,共14页
本土民营企业是中国经济社会取得重大历史成就的关键力量。面对新的征程,本土民营企业如何实现持续突围成为亟须解决的问题。以金蝶为案例对象,结合主导逻辑与互补性资产研究视角的分析结果显示,第一,主导逻辑是企业阶段性的战略范式,... 本土民营企业是中国经济社会取得重大历史成就的关键力量。面对新的征程,本土民营企业如何实现持续突围成为亟须解决的问题。以金蝶为案例对象,结合主导逻辑与互补性资产研究视角的分析结果显示,第一,主导逻辑是企业阶段性的战略范式,并在其本土市场突围、高端市场突围和国际市场突围阶段分别表现为用户价值获取型主导逻辑、生态链价值创造型主导逻辑和生态网络价值共享型主导逻辑。第二,企业主导逻辑与互补性资产之间存在相互影响,主导逻辑的演化受到互补性资产棱镜机制的推动,不同阶段的主导逻辑又通过影响企业的阶段性互补性资源配置战略,促使其在三个突围阶段分别呈现链接型、转化型和拓展型的内容构型。第三,在主导逻辑与互补性资产的协同作用下,企业能够依托互补性资产的缓冲和管道机制,动态发展其技术创新和商业化能力,从而助力本土民营企业在中国特定情境下的持续突围。因此,重视互补性资产内容的适应性调整及其功能发挥,并大力推进向生态型组织的转型,以在生态系统中实现繁荣发展。 展开更多
关键词 本土民营企业 主导逻辑 互补性资产
原文传递
基于忆阻器-CMOS的典型组合逻辑电路设计 被引量:2
7
作者 吴建新 夏景圆 +2 位作者 王锡胜舜 戴高乐 钟祎 《华中科技大学学报(自然科学版)》 北大核心 2025年第3期127-134,共8页
首先介绍忆阻器的通用模型原理及性能;随后对比例逻辑方法进行改良,优化逻辑单元结构;最后利用新型比例逻辑方法设计编码器、译码器、全加器、数据选择器等逻辑电路,并使用LTSPICE对设计的电路进行仿真验证和性能测试.分析结果表明:设... 首先介绍忆阻器的通用模型原理及性能;随后对比例逻辑方法进行改良,优化逻辑单元结构;最后利用新型比例逻辑方法设计编码器、译码器、全加器、数据选择器等逻辑电路,并使用LTSPICE对设计的电路进行仿真验证和性能测试.分析结果表明:设计的逻辑电路功能正确,具有功耗低、器件数量少的特点,使电路的复杂度大幅降低,为电路设计提供一种新的思路. 展开更多
关键词 忆阻器 互补金属氧化物半导体(CMOS) 逻辑电路 LTSPICE 比例逻辑
原文传递
Contact planarization and passivation lift tungsten diselenide PMOS performance
8
作者 Haoyu Peng Ping-Heng Tan Jiangbin Wu 《Journal of Semiconductors》 2025年第11期2-5,共4页
Two-dimensional(2D)transition metal dichalcogenides(TMDs),which allow atomic-scale manipulation,have supe-rior electrical and optical properties that challenge the limits of traditional bulk semiconductors like silico... Two-dimensional(2D)transition metal dichalcogenides(TMDs),which allow atomic-scale manipulation,have supe-rior electrical and optical properties that challenge the limits of traditional bulk semiconductors like silicon^([1,2]).As a repre-sentative TMD and a promising 2D channel material for high-performance,scalable p-type transistors,tungsten diselenide(WSe_(2))has attracted considerable academic and industrial interest for its potential in advanced complementary metal−oxide−semiconductor(CMOS)logic technology and in extending Moore’s Law^([3−7]). 展开更多
关键词 contact planarization metal dichalcogenides tmds which PASSIVATION pmos performance advanced complementary metal oxide semiconductor cmos logic tungsten diselenide two dimensional materials transition metal dichalcogenides
在线阅读 下载PDF
可能性扩展规则的推理和知识编译 被引量:7
9
作者 殷明浩 孙吉贵 +1 位作者 林海 吴瑕 《软件学报》 EI CSCD 北大核心 2010年第11期2826-2837,共12页
在扩展规则的基础上提出了可能性扩展规则.给出了基于可能性扩展规则的可能性逻辑推理方法,利用互补因子的概念来估价推理问题的复杂度.扩展了经典逻辑的蕴含可控制类和可满足可控制类的定义,提出了可能性蕴含可控制类、不一致性程度计... 在扩展规则的基础上提出了可能性扩展规则.给出了基于可能性扩展规则的可能性逻辑推理方法,利用互补因子的概念来估价推理问题的复杂度.扩展了经典逻辑的蕴含可控制类和可满足可控制类的定义,提出了可能性蕴含可控制类、不一致性程度计算可控制类的概念.在可能性扩展规则的基础上提出了EPPCCCL(each pair of possibilistic clauses contains complementary literals)理论,并证明了该理论是在最优化形式蕴含可控制类和不一致性程度计算可控制类中的,可以作为可能性知识编译的目标语言. 展开更多
关键词 扩展规则 可能性逻辑 知识编译 EPPCCCL(each PAIR of possibilistic CLAUSES CONTAINS complementary literals)理论
在线阅读 下载PDF
基于三变量双输出通用阈值逻辑门的查表设计 被引量:3
10
作者 潘伟珍 宋向炯 金国娟 《兰州理工大学学报》 CAS 北大核心 2007年第4期93-96,共4页
介绍并讨论了逻辑函数的分类,给出三变量函数的P分类表和接线顺序表.对于以RM展开式表示的任意三变量逻辑函数,提出使用三变量双输出通用阈值逻辑门实现任意三变量函数的查表设计方法,通过若干设计实例证明此方法的有效性.
关键词 RM展开 函数分类 双输出通用阈值逻辑门 逻辑设计
在线阅读 下载PDF
New Design Methodologies for High Speed Low-Voltage 1-Bit CMOS Full Adder Circuits 被引量:1
11
作者 Subodh Wairya Rajendra Kumar Nagaria Sudarshan Tiwari 《Computer Technology and Application》 2011年第3期190-198,共9页
New methodologies for l-Bit XOR-XNOR full- adder circuits are proposed to improve the speed and power as these circuits are basic building blocks for ALU circuit implementation. This paper presents comparative study o... New methodologies for l-Bit XOR-XNOR full- adder circuits are proposed to improve the speed and power as these circuits are basic building blocks for ALU circuit implementation. This paper presents comparative study of high-speed, low-power and low voltage full adder circuits. Simulation results illustrate the superiority of the proposed adder circuit against the conventional complementary metal-oxide-semiconductor (CMOS), complementary pass-transistor logic (CPL), TG, and Hybrid adder circuits in terms of delay, power and power delay product (PDP). Simulation results reveal that the proposed circuit exhibits lower PDP and is more power efficient and faster when compared with the best available 1-bit full adder circuits. The design is implemented on UMC 0.18 μm process models in Cadence Virtuoso Schematic Composer at 1.8 V single ended supply voltage and simulations are carried out on Spectre S. 展开更多
关键词 Full adder circuits complementary pass-transistor logic (CPL) complementary CMOS high-speed circuits hybrid fulladder XOR-XNOR gate.
在线阅读 下载PDF
组合险象逻辑余式判据 被引量:11
12
作者 童永承 《计算机学报》 EI CSCD 北大核心 1994年第6期429-434,共6页
本文给出了逻辑函数余式的定义,建立了简单逻辑函数余式和复合逻辑函数余式,并得到一系列逻辑冒险,0型功能冒险,1型功能冒险的判定定理及确定各类险象和其转化条件.为无险象组合电路设计及最终解决组合险象问题奠定了坚实的基础.
关键词 逻辑函数余式 组合逻辑电路
在线阅读 下载PDF
级联LDPC码和CCK的编码调制性能分析 被引量:5
13
作者 李强 李少谦 《电子科技大学学报》 EI CAS CSCD 北大核心 2003年第5期578-582,共5页
在加性白高斯信道下,比较了补码键控最优译码和大数逻辑软判决译码的性能,分析了补码键控在衰落信道的性能,并提出了补码键控外层级联低密度极性校验码的结构,提供了补码键控的软判决输出算法,仿真结果证明补码键控外层级联低密度极性... 在加性白高斯信道下,比较了补码键控最优译码和大数逻辑软判决译码的性能,分析了补码键控在衰落信道的性能,并提出了补码键控外层级联低密度极性校验码的结构,提供了补码键控的软判决输出算法,仿真结果证明补码键控外层级联低密度极性校验码在衰落信道下有明显的性能增益。 展开更多
关键词 补码键控 低密度极性校验码 外码级联 大数逻辑译码 最大似然译码
在线阅读 下载PDF
低功耗0.18μm 10Gbit/s CMOS 1∶4分接器设计 被引量:2
14
作者 潘敏 冯军 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2013年第2期274-278,共5页
为了实现光纤通信系统中高速分接器低功耗的需求,采用0.18μm CMOS工艺实现了一个全CMOS逻辑10 Gbit/s 1∶4分接器.整个系统采用半速率树型结构,由1∶2分接单元、2分频器单元以及缓冲构成,其中锁存器单元均采用动态CMOS逻辑电路,缓冲由... 为了实现光纤通信系统中高速分接器低功耗的需求,采用0.18μm CMOS工艺实现了一个全CMOS逻辑10 Gbit/s 1∶4分接器.整个系统采用半速率树型结构,由1∶2分接单元、2分频器单元以及缓冲构成,其中锁存器单元均采用动态CMOS逻辑电路,缓冲由传输门和反相器实现.在高速电路设计中采用CMOS逻辑电路,不但可以减小功耗和芯片面积,其输出的轨到轨电平还能够提供大的噪声裕度,并在系统集成时实现与后续电路的无缝对接.测试结果表明,在1.8 V工作电压下,芯片在输入数据速率为10 Gbit/s时工作性能良好,芯片面积为0.475 mm×0.475 mm,核心功耗仅为25 mW. 展开更多
关键词 分接器 低功耗 动态CMOS逻辑
在线阅读 下载PDF
基于CMOS工艺的AES高速接口电路设计 被引量:1
15
作者 施佺 孙玲 陈海进 《电子器件》 CAS 2004年第3期413-415,396,共4页
为提高 AES加密电路的数据吞吐量 ,采用 0 .6μm CMOS工艺设计了输入接口单元电路。该接口电路接收串行的高速数据流 ,经过串并转换后 ,输出 1 2 8路低速并行数据流。CMOS互补逻辑结构降低了电路的功耗。手工版图布局优化了芯片面积 。
关键词 先进加密标准 串并转换 版图 CMOS互补逻辑
在线阅读 下载PDF
命题逻辑中单元子句及其负文字和冗余子句 被引量:1
16
作者 刘婷 徐扬 陈秀兰 《计算机科学》 CSCD 北大核心 2019年第8期255-259,共5页
针对命题逻辑中逻辑公式的某个单元子句及其负文字和冗余子句,给出了含单元子句的子句集的等价条件,同时刻画了子句集中文字和子句的冗余性,得到了一些冗余文字和冗余子句的判定方法,还提出了与子句集可满足性的等价条件。所提方法可以... 针对命题逻辑中逻辑公式的某个单元子句及其负文字和冗余子句,给出了含单元子句的子句集的等价条件,同时刻画了子句集中文字和子句的冗余性,得到了一些冗余文字和冗余子句的判定方法,还提出了与子句集可满足性的等价条件。所提方法可以使命题逻辑的逻辑公式更简单,为命题逻辑中逻辑公式的简化提供一定的理论支撑。 展开更多
关键词 命题逻辑 可满足性 冗余文字 负文字 冗余子句
在线阅读 下载PDF
社会组织推动共同富裕的驱动逻辑与机制设计——基于浙江共同富裕示范区的研究 被引量:4
17
作者 沈永东 赖艺轩 顾昕 《治理研究》 CSSCI 北大核心 2024年第3期79-94,158,159,共18页
多元机制推动共同富裕的政策设计或现实影响业已得到广泛关注,但研究者多讨论以政府为主体的行政机制和以企业为主体的市场机制的作用与影响,较为忽视以社会组织为主体的社群机制推动共同富裕的不同驱动逻辑、机制设计与具体作用发挥。... 多元机制推动共同富裕的政策设计或现实影响业已得到广泛关注,但研究者多讨论以政府为主体的行政机制和以企业为主体的市场机制的作用与影响,较为忽视以社会组织为主体的社群机制推动共同富裕的不同驱动逻辑、机制设计与具体作用发挥。以浙江高质量建设共同富裕示范区为研究对象,论文构建了“制度逻辑驱动-多元机制互补嵌合-多领域作用发挥”的理论分析框架,深度剖析社会组织推动共同富裕的驱动逻辑和内在机制。研究结果发现:(1)社会组织推动共同富裕受到政府逻辑、市场逻辑、社群逻辑等不同制度逻辑驱动;(2)不同制度逻辑组合影响社会组织在经济发展、收入分配、社会治理等共同富裕不同领域发挥的异质性作用;(3)社会组织推动共同富裕的作用发挥通过多元机制互补嵌合加以实现。在理论层面,研究丰富了以社会组织为主体的多元机制互补嵌合促进共同富裕研究;在实践层面,研究结论为我国社会组织推动共同富裕的实践提供了有益启示。 展开更多
关键词 社会组织 共同富裕 制度逻辑 多元机制 互补嵌合
在线阅读 下载PDF
交替互补定位器及其用于双模比较冗余结构的差错定位 被引量:7
18
作者 江建慧 《计算机研究与发展》 EI CSCD 北大核心 2001年第6期754-764,共11页
双模比较冗余结构是一种广泛应用的低成本容错结构 .当两个冗余模块之一发生故障时 ,比较器将给出差错检测指示输出 ,该输出既可以按中断信号形式通知系统作出相应的差错处理 ,也可以按硬件信号形式直接用于终止系统工作或启动重构 ,目... 双模比较冗余结构是一种广泛应用的低成本容错结构 .当两个冗余模块之一发生故障时 ,比较器将给出差错检测指示输出 ,该输出既可以按中断信号形式通知系统作出相应的差错处理 ,也可以按硬件信号形式直接用于终止系统工作或启动重构 ,目的是防止故障冗余结构给出错误输出 ,或者确保系统能够提供连续的服务 .这种冗余结构的缺点是比较器不能确切指明故障模块 ,并因此而需要较大的时间开销来完成系统重构和恢复操作 .为解决这一问题 ,提出了一种具有并发输出差错定位功能的双模比较冗余结构 .其中单个冗余模块的输出是一个交替矢量 ,两个冗余模块的输出形成了一个交替互补矢量 ,该矢量送入一个交替互补定位器 .在正常输入情况下 ,根据定位器的输出就可以确定冗余系统是无差错的、还是冗余模块或定位器本身存在故障 .交替互补定位器由 D型触发器和通用门电路构成 ,它被证明为是一个完全故障定位的定位器 .由于所提出的双模比较冗余结构是基于时间冗余原理工作的 ,因此它适用于对速度要求不是非常苛刻的容错系统 . 展开更多
关键词 并发差错定位 交替互补定位器 双模比较冗余结构 容错 计算机
在线阅读 下载PDF
低功耗互补传输门绝热逻辑和时序电路的设计 被引量:1
19
作者 邬杨波 李宏 胡建平 《宁波大学学报(理工版)》 CAS 2008年第2期195-200,共6页
研究了采用二相非交叠功率时钟的绝热触发器及时序电路的设计,介绍了采用二相无交叠功率时钟的互补传输门绝热逻辑(CPAL)电路,并分析了其工作原理.该电路利用nMOS管自举原理对负载进行全绝热驱动,从而减小了电路整体功耗,且CPAL能耗几... 研究了采用二相非交叠功率时钟的绝热触发器及时序电路的设计,介绍了采用二相无交叠功率时钟的互补传输门绝热逻辑(CPAL)电路,并分析了其工作原理.该电路利用nMOS管自举原理对负载进行全绝热驱动,从而减小了电路整体功耗,且CPAL能耗几乎与工作频率无关.提出了性能良好的低功耗绝热D、T和JK触发器,并与其他几种绝热触发器进行功耗比较,给出了绝热时序电路的一般设计方法,并作为实例采用应用绝热D触发器设计了十进制计数器.SPICE程序模拟表明:设计的电路具有正确的逻辑功能及低功耗的优点. 展开更多
关键词 低功耗技术 能量恢复 绝热触发器 时序逻辑 CPL电路
在线阅读 下载PDF
带电流检测的非互补控制交流调压的控制方式 被引量:1
20
作者 王鲁杨 郝静 +1 位作者 陈炯 王禾兴 《上海电力学院学报》 CAS 2011年第5期439-443,共5页
对带电流检测的非互补控制方式进行了研究,论述了各控制信号的逻辑控制思想及产生方案,并进行了相应的仿真分析验证.研究表明,通过合理设置各控制信号的时序,可消除失控区域,使斩波交流调压系统适用于各种负载.
关键词 斩控式 交流调压 非互补 电流检测 逻辑控制
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部