期刊文献+
共找到65篇文章
< 1 2 4 >
每页显示 20 50 100
New scale factor correction scheme for CORDIC algorithm 被引量:1
1
作者 戴志生 张萌 +1 位作者 高星 汤佳健 《Journal of Southeast University(English Edition)》 EI CAS 2009年第3期313-315,共3页
To overcome the drawbacks such as irregular circuit construction and low system throughput that exist in conventional methods, a new factor correction scheme for coordinate rotation digital computer( CORDIC) algorit... To overcome the drawbacks such as irregular circuit construction and low system throughput that exist in conventional methods, a new factor correction scheme for coordinate rotation digital computer( CORDIC) algorithm is proposed. Based on the relationship between the iteration formulae, a new iteration formula is introduced, which leads the correction operation to be several simple shifting and adding operations. As one key part, the effects caused by rounding error are analyzed mathematically and it is concluded that the effects can be degraded by an appropriate selection of coefficients in the iteration formula. The model is then set up in Matlab and coded in Verilog HDL language. The proposed algorithm is also synthesized and verified in field-programmable gate array (FPGA). The results show that this new scheme requires only one additional clock cycle and there is no change in the elementary iteration for the same precision compared with the conventional algorithm. In addition, the circuit realization is regular and the change in system throughput is very minimal. 展开更多
关键词 coordinate rotation digital computer (CORDIC) algorithm scale factor correction field-programmable gate array (FPGA)
在线阅读 下载PDF
FPGA Implementation of Wave Pipelining CORDIC Algorithms 被引量:1
2
作者 崔嵬 《Journal of Beijing Institute of Technology》 EI CAS 2008年第1期76-80,共5页
The implementation of the coordinate rotational digital computer (CORDIC) algorithm with wave pipelining technique on field programmable gate array (FPGA) is described. All data in FPGA-based wave pipelining pass ... The implementation of the coordinate rotational digital computer (CORDIC) algorithm with wave pipelining technique on field programmable gate array (FPGA) is described. All data in FPGA-based wave pipelining pass through a number of logic gates, in the same way that all data pass through the same number of registers in a conventional pipeline. Moreover, all paths are routed using identical routing resources. The manual placement, timing driven routing and timing analyzing techniques are applied to optimize the layout for achieving good path balance. Experimental results show that a 256-LUT logic depth circuit mapped on XC4VLX15-12 runs as high as 330 MHz, whichis a little lower than the speed of 336 MHz based on the conventional 16-stage pipelining in the same chip. The latency of the wave pipelining circuit is 30.3 ns, which is 36.4% shorter than the latency of 16-stage conventional pipelining circuit. 展开更多
关键词 wave pipelining coordinate rotational digital computer(CORDIC) algorithm pipeline latency path balance performance comparison
在线阅读 下载PDF
一种基于频域内推理计算的长短期记忆神经网络硬件加速器设计
3
作者 靳松 陈诗琪 《计算机学报》 北大核心 2025年第8期1781-1794,共14页
长短期记忆神经网络(Long Short-Term Memory,LSTM)可以捕捉到序列数据间长距离的依赖关系,因此在时间序列预测、自然语言分析和语音识别等领域得到广泛应用。然而,LSTM网络独特的门控机制和状态更新过程导致其推理计算的复杂度较高,参... 长短期记忆神经网络(Long Short-Term Memory,LSTM)可以捕捉到序列数据间长距离的依赖关系,因此在时间序列预测、自然语言分析和语音识别等领域得到广泛应用。然而,LSTM网络独特的门控机制和状态更新过程导致其推理计算的复杂度较高,参数量较大,对其在资源受限的边缘设备上的部署形成挑战。本文提出一种基于频域内推理计算的长短期记忆神经网络硬件加速器设计。采用循环分块矩阵对网络的权重参数进行压缩存储,结合快速傅里叶变换(Fast Fourier Transform,FFT)和频域激活函数实现频域内网络推理计算,避免在处理不同时间样本时频繁的时域-频域切换开销。采用坐标旋转数字计算机算法(Coordinate Rotation Digital Computer,CORDIC)替换频域内的乘法运算和超函数计算,实现LSTM的低功耗硬件部署。提出的硬件加速器在PYNQ-Z2开发板上进行了原型实现。面向开源时间序列数据集的实验结果表明,加速器实现了63.6μs的网络平均推理延迟,功耗1.743 W,相比时域LSTM推理计算延迟降低了44.2%,功耗降低6.4%。同时,BRAM和FIFO的资源占用率仅为5%和2%,相比时域LSTM推理计算分别降低了83%和91.2%。 展开更多
关键词 长短期记忆神经网络 分块循环矩阵 坐标旋转数字计算机 频域推理计算 快速傅里叶变换
在线阅读 下载PDF
基于DVR模型的低复杂度数字预失真方法
4
作者 陆旭 吴雅琦 +2 位作者 周先春 朱心悦 陈章 《微波学报》 北大核心 2025年第1期51-57,共7页
数字预失真技术是一种被广泛应用的功率放大器线性化技术。分解矢量旋转(DVR)数字预失真模型因其容易实现的硬件结构,良好的线性化性能,被广泛地用于功放非线性的改善。然而,DVR模型参数提取的计算复杂度与运算开销会随着算子矩阵项数... 数字预失真技术是一种被广泛应用的功率放大器线性化技术。分解矢量旋转(DVR)数字预失真模型因其容易实现的硬件结构,良好的线性化性能,被广泛地用于功放非线性的改善。然而,DVR模型参数提取的计算复杂度与运算开销会随着算子矩阵项数和数据长度的增多而急剧增加。针对这一问题,本文提出了一种基于DVR模型的低运算复杂度数字预失真方法。所提方法包含低复杂度分解矢量旋转(LCDVR)数字预失真模型和非均匀选择采样(NSS)算法两个方面,共同减少模型参数提取时的运算开销。所提LCDVR模型通过增加算子矩阵中0项的数量,减少了所需的乘法运算操作;同时,根据信号幅度分布特点,采用NSS算法进行数据采样点选取,可以减少参数提取时所需的数据长度,并使选择后的信号幅度分布相对均匀,便于分析LCDVR模型幅度分段值的选取。实验结果表明,当输入信号数据长度为70000时,LCDVR模型的θ_(max)为0.7,θ_(min)为0.3;采用NSS算法后的数据长度为10849时,本文所提方法的参数提取所需乘法运算量仅为DVR模型的2.24%,且能够保持相当的线性化效果。因此,本文所提方法可以在保持线性化精度的同时显著降低参数提取中的运算复杂度,具有较强的应用性和可实现性。 展开更多
关键词 线性化 数字预失真 功率放大器 低复杂度分解矢量旋转模型 非均匀选择采样算法
原文传递
一种低时延小容量查找表的CORDIC算法研究
5
作者 吴沐阳 左鹏 张力堃 《科技资讯》 2025年第23期23-27,共5页
本文针对传统坐标旋转数字计算机(Coordinate Rotation Digital Computer,CORDIC)算法存在时延长、资源消耗多等问题,提出一种低时延小容量查找表的新型CORDIC实现方案。通过创新性设计,显著优化了算法的时序性能与硬件资源消耗。该方... 本文针对传统坐标旋转数字计算机(Coordinate Rotation Digital Computer,CORDIC)算法存在时延长、资源消耗多等问题,提出一种低时延小容量查找表的新型CORDIC实现方案。通过创新性设计,显著优化了算法的时序性能与硬件资源消耗。该方法摒弃传统迭代运算,仅需要构建小容量ROM表,结合简单位移操作,即可实现高精度三角函数输出。经Matlab理论仿真与ModelSim数字验证,该方法处理延迟压缩至2个时钟周期,并且在资源占有率和精度方面也有显著提升,具有一定的理论与实用价值。 展开更多
关键词 坐标旋转数字计算机算法 查找表 低时延 硬件资源消耗
在线阅读 下载PDF
一种基于CORDIC算法的数字鉴频方法 被引量:19
6
作者 郑立岗 吕幼新 +1 位作者 向敬成 王丽华 《信号处理》 CSCD 2003年第1期6-10,共5页
本文提出了一种基于CORDIC (Coordinate Rotation Digital Computer)算法的数字鉴频方法。首先给出了基于CORDIC算法的鉴相原理,讨论了CORDIC算法的鉴相范围;然后讨论了差分鉴频的方法,特别是对低数据率情况下的差分鉴频进行了探讨,并... 本文提出了一种基于CORDIC (Coordinate Rotation Digital Computer)算法的数字鉴频方法。首先给出了基于CORDIC算法的鉴相原理,讨论了CORDIC算法的鉴相范围;然后讨论了差分鉴频的方法,特别是对低数据率情况下的差分鉴频进行了探讨,并给出了一种实用的数字鉴频结构。计算机仿真结果和FPGA仿真结果表明,基于CORDIC算法流水结构和一阶差分结构实现的数字鉴频方法是可行的,而且是高效的。 展开更多
关键词 CORDIC算法 数字鉴频 差分鉴频 鉴相原理 数字化中频接收机
在线阅读 下载PDF
基于CORDIC改进算法的高速DDS电路设计 被引量:20
7
作者 姚亚峰 付东兵 杨晓非 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2009年第2期25-27,56,共4页
实现了一种改进的CORDIC算法,其迭代方向由输入角二进制表示时的各位位值直接确定,避免了CORDIC基本算法中迭代方向需由剩余角度计算结果决定的不足,提高了CORDIC算法的运行速度,并且基于这种改进的CORDIC算法和并行流水结构,完成了一... 实现了一种改进的CORDIC算法,其迭代方向由输入角二进制表示时的各位位值直接确定,避免了CORDIC基本算法中迭代方向需由剩余角度计算结果决定的不足,提高了CORDIC算法的运行速度,并且基于这种改进的CORDIC算法和并行流水结构,完成了一种高速直接数字频率合成(DDS)数字核心电路设计.该电路在Jazz公司0.35μm工艺(ri35sy101库)条件下达到1 GHz的工作频率,具有参数灵活可调特征,可作为IP应用于AD9858和AD9910等高端DDS芯片. 展开更多
关键词 电路设计 直接数字频率合成 超大规模集成电路 角度旋转 CORDIC算法
原文传递
基于CORDIC算法的微小卫星发射机设计与实现 被引量:10
8
作者 姜建文 张朝杰 +1 位作者 金小军 金仲和 《传感技术学报》 CAS CSCD 北大核心 2010年第1期57-61,共5页
针对微小卫星测控应答机体积小、重量轻及其功能灵活的特点,研究了全数字调制发射机的实现方法。全数字调制加两次上变频的发射机结构,可以灵活的实现多种码速率、不同带宽、不同调制方式的调制信号。在全数字调制部分利用NCO和CORDIC... 针对微小卫星测控应答机体积小、重量轻及其功能灵活的特点,研究了全数字调制发射机的实现方法。全数字调制加两次上变频的发射机结构,可以灵活的实现多种码速率、不同带宽、不同调制方式的调制信号。在全数字调制部分利用NCO和CORDIC算法实现数字频率合成器,不仅可以满足副载波、载波调制的频率精度要求,而且与传统的数字式频率合成技术相比占用了较少的硬件逻辑资源。在一块FPGA上实现了几种常用调制方式的VHDL代码,验证了该方案的可行性。基于CORDIC算法的全数字调制设计方案可以应用到其他可重构的软件无线电设计中。 展开更多
关键词 全数字调制 CORDIC算法 数字频率合成器
在线阅读 下载PDF
一种CORDIC算法的FPGA实现 被引量:27
9
作者 骆艳卜 张会生 +1 位作者 张斌 吴俊宏 《计算机仿真》 CSCD 北大核心 2009年第9期305-307,354,共4页
在数字化中频接收机中,为了实现相干解调,接收端的数控振荡器需要产生一个本地相干载波,其频率和相位必须与发送端载波的频率和相位严格保持一致,因此需要用到arctan函数计算相位差。研究了一种基于CORDIC算法计算arctan函数的方法,提... 在数字化中频接收机中,为了实现相干解调,接收端的数控振荡器需要产生一个本地相干载波,其频率和相位必须与发送端载波的频率和相位严格保持一致,因此需要用到arctan函数计算相位差。研究了一种基于CORDIC算法计算arctan函数的方法,提出了基于CORDIC算法实现arctan函数运算的硬件流水线实现结构,并在芯片上进行仿真实现,仿真结果表明,其输出误差较小,与理论值基本一致,利用其可实现数字载波同步中鉴相、鉴频功能。 展开更多
关键词 载波同步 坐标旋转数字计算方法 反正切函数 现场可编程芯片实现
在线阅读 下载PDF
捷联惯导系统算法比较研究 被引量:12
10
作者 雷鸣 蔡体菁 李勇建 《中国惯性技术学报》 EI CSCD 2002年第1期20-24,共5页
运用四子样圆锥补偿现代捷联惯导系统姿态算法,针对船舶的摇摆运动在数字信号处理芯片(DSPs)上进行了仿真,并与三子样圆锥补偿算法、三子样等效转动矢量法和单子样毕卡逼近法的仿真结果进行了比较。结果表明:四子样圆锥补偿能更有效地... 运用四子样圆锥补偿现代捷联惯导系统姿态算法,针对船舶的摇摆运动在数字信号处理芯片(DSPs)上进行了仿真,并与三子样圆锥补偿算法、三子样等效转动矢量法和单子样毕卡逼近法的仿真结果进行了比较。结果表明:四子样圆锥补偿能更有效地抑制不可交换误差,提高姿态精度,且整个导航算法在TMS320C6211 EVM仿真器上运行,所花时间为5.3 毫秒。 展开更多
关键词 捷联惯导系统姿态算法 圆锥补偿 等效转动矢量 数字信号处理 仿真
在线阅读 下载PDF
一种基于贪婪算法的CORDIC改进算法 被引量:5
11
作者 梁源 王兴华 +2 位作者 向新 王锋 孙晔 《电讯技术》 北大核心 2014年第3期312-317,共6页
针对传统串行坐标旋转数字计算方法(CORDIC)耗时且占用较多资源的缺点,提出了一种旋转模式下CORDIC算法的新型改进算法,该改进算法可用来代替直接数字频率合成器(DDS)查找表进行正余弦的计算。通过采用贪婪算法实现对CORDIC旋转方向与... 针对传统串行坐标旋转数字计算方法(CORDIC)耗时且占用较多资源的缺点,提出了一种旋转模式下CORDIC算法的新型改进算法,该改进算法可用来代替直接数字频率合成器(DDS)查找表进行正余弦的计算。通过采用贪婪算法实现对CORDIC旋转方向与旋转角度的优化,从而可以达到串行转并行和减少迭代次数、节约资源的目的。该算法可以应用于三角函数的复杂函数的硬件实现中。仿真结果表明,在迭代次数相同的情况下,改进算法较传统算法可以获得更高的精度。最后,在Xilinx FPGA的Spartan-3E芯片上实现了改进的CORDIC结构。与传统CORDIC算法相比,在运算精度为10-5时,可以节省Slices、LUTs(Look Up Tables)资源分别为28%和25%。 展开更多
关键词 直接数字频率合成器 坐标旋转数字计算方法 贪婪算法
在线阅读 下载PDF
测量用电子式互感器的延时补偿设计 被引量:9
12
作者 朱超 梅军 +2 位作者 黄灿 倪玉玲 郑建勇 《电力系统自动化》 EI CSCD 北大核心 2013年第21期184-189,共6页
针对电子式互感器现有定值延时补偿算法的不足,提出了一种动态补偿采样值相位差并提高电子式互感器相位精度的方法。首先,分析了电子式互感器相位差的产生原因,根据延时位移的不确定性,给出了利用合并单元实时测算延时位移并动态校正的... 针对电子式互感器现有定值延时补偿算法的不足,提出了一种动态补偿采样值相位差并提高电子式互感器相位精度的方法。首先,分析了电子式互感器相位差的产生原因,根据延时位移的不确定性,给出了利用合并单元实时测算延时位移并动态校正的补偿方法。采用了坐标旋转数字计算机(CORDIC)算法实现平面坐标旋转与开方计算,并将CORDIC算法模块的迭代结构在现场可编程门阵列(FPGA)内优化为流水线结构,提高了算法的时速性,减少了额外延时的引入。最后,通过仿真和电子式互感器校验仪验证了改进的相位补偿方法可以提高测量用电子式互感器的相位精度。 展开更多
关键词 电子式互感器 相位差 延时补偿 坐标旋转数字计算机(CORDIC)算法 现场可编程门阵列(FPGA)
在线阅读 下载PDF
基于CORDIC算法的微小卫星接收机设计及实现 被引量:5
13
作者 张朝杰 金小军 +1 位作者 郑阳明 金仲和 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2008年第6期960-964,共5页
针对微小卫星测控应答机的体积、重量及其功能灵活性,研究了接收机载波恢复环的实现方法.在分析已有载波恢复方法的基础上,采用正交欠采样技术,提出了一种基于CORDIC算法的全数字载波恢复环接收机结构.该结构省略了复数混频器中4个计算... 针对微小卫星测控应答机的体积、重量及其功能灵活性,研究了接收机载波恢复环的实现方法.在分析已有载波恢复方法的基础上,采用正交欠采样技术,提出了一种基于CORDIC算法的全数字载波恢复环接收机结构.该结构省略了复数混频器中4个计算量非常大的乘法器和直接数字频率合成中的大查找表,大大节省了计算复杂度和硬件资源.利用Matlab系统仿真和ModelSim硬件描述语言仿真验证了方案的可行性.并在一块FPGA上综合了载波恢复环的VHDL设计代码,需要的逻辑资源仅为3.6%,最大工作频率可达226 MHz.整个设计方法可应用到其他可重构的接收机设计中. 展开更多
关键词 载波恢复环 正交欠采样 CORDIC算法
在线阅读 下载PDF
一种基于0.35m工艺的高速混合旋转结构DDFS 被引量:3
14
作者 万书芹 季惠才 +3 位作者 于宗光 阮园 陈珍海 张凯虹 《固体电子学研究与进展》 CAS CSCD 北大核心 2009年第4期505-510,共6页
设计实现了一种基于CORDIC算法和乘法器的直接数字频率合成器。采用混合旋转算法实现相位幅度转换,最高工作频率达到400MHz。在算法级,将DDFS中需要执行的π/4旋转操作分成两次旋转完成,第一次旋转采用CORDIC算法,第二次旋转采用乘法器... 设计实现了一种基于CORDIC算法和乘法器的直接数字频率合成器。采用混合旋转算法实现相位幅度转换,最高工作频率达到400MHz。在算法级,将DDFS中需要执行的π/4旋转操作分成两次旋转完成,第一次旋转采用CORDIC算法,第二次旋转采用乘法器来完成,同时采用流水线结构来实现累加器,提高整体性能。在晶体管级,采用DPL(Double-pass-transistor logic)逻辑实现基本电路单元,减少延迟提高速度。经0.35μmCMOS工艺流片,在400MHz的工作频率下,输出信号在80MHz处,SFDR为76.47dB,整个芯片面积为3.4mm×3.8mm。 展开更多
关键词 直接数字频率合成 CORDIC算法 流水线设计 角度旋转
在线阅读 下载PDF
直接旋转CORDIC算法及其高效实现 被引量:9
15
作者 姚亚峰 冯中秀 陈朝 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2016年第10期113-118,共6页
针对迭代方式运算的CORDIC(坐标旋转数字计算机)算法存在着输出延时大、运算速度慢、硬件消耗较多等问题,提出改进的CORDIC算法,将查找表法和传统CORDIC算法相融合,直接用二进制角度值的补码进行旋转计算.首先通过查找表将角度值细化,... 针对迭代方式运算的CORDIC(坐标旋转数字计算机)算法存在着输出延时大、运算速度慢、硬件消耗较多等问题,提出改进的CORDIC算法,将查找表法和传统CORDIC算法相融合,直接用二进制角度值的补码进行旋转计算.首先通过查找表将角度值细化,然后通过数学量化分析,根据细化后的较小角度补码,直接按其位值进行2-i角度的免缩放因子单向旋转,无须根据中间迭代结果判断次级迭代方向,有效减少迭代次数及中间数据处理时间.仿真实验结果表明:16位改进的CORDIC算法能有效输出正余弦值补码,最大时延降低37.5%,寄存器消耗节省47.5%,最高工作频率有所提高,平均误差值也有所减小. 展开更多
关键词 坐标旋转数字计算机算法 直接旋转 流水线结构 现场可编程门阵列 现代信号处理
原文传递
一种面向FPGA的指/对数函数求值算法 被引量:11
16
作者 牟胜梅 李兆刚 《计算机工程与应用》 CSCD 北大核心 2011年第33期59-61,共3页
CORDIC算法常用于高效地实现多种超越函数求值,但算法的通用性使其无法针对具体函数进行优化。提出一种统一的指数/对数函数迭代求值算法LnE,实现方式与CORDIC算法类似,每次迭代同样只需进行移位、加法和简单的判断操作,拥有线性收敛速... CORDIC算法常用于高效地实现多种超越函数求值,但算法的通用性使其无法针对具体函数进行优化。提出一种统一的指数/对数函数迭代求值算法LnE,实现方式与CORDIC算法类似,每次迭代同样只需进行移位、加法和简单的判断操作,拥有线性收敛速度,但LnE算法具备更多优势:只需x、y两条通路;每次迭代均进行加法操作,不需根据迭代系数di选择加法/减法,控制简单;不需进行扩展因子补偿;不需重复某些迭代以保证收敛。因此LnE算法的迭代次数和每次迭代的开销均小于CORDIC算法,相对于CORDIC算法可节省1/3以上的面积开销。 展开更多
关键词 坐标旋转数字计算(CORDIC)算法 指数函数 对数函数 硬件实现
在线阅读 下载PDF
一种基于CORDIC算法的R-θ变换ASI 被引量:4
17
作者 谈宜育 卞文兵 +1 位作者 李元 冯一军 《微电子学》 CAS CSCD 北大核心 2000年第3期166-167,共2页
R- θ变换在数字图像处理中得到了广泛的应用。提出了一种基于 CORDIC算法的流水线型 R-θ变换电路的设计。针对医用 B超给出了该变换电路的结构及用 FPGA实现的过程和硬件仿真结果。
关键词 专用集成电路 R-θ变换 CORDIC算法
在线阅读 下载PDF
一种单子样旋转矢量姿态算法 被引量:14
18
作者 杨胜 房建成 《宇航学报》 EI CAS CSCD 北大核心 2010年第3期780-785,共6页
旋转矢量姿态算法可有效抑制高动态环境下捷联惯导系统(SINS)产生的圆锥误差。当直接应用多子样旋转矢量姿态算法时,会降低系统姿态更新频率;若要保持姿态更新频率,则需要提高采样频率,从而增加了导航计算机的硬件负担,并导致量化误差... 旋转矢量姿态算法可有效抑制高动态环境下捷联惯导系统(SINS)产生的圆锥误差。当直接应用多子样旋转矢量姿态算法时,会降低系统姿态更新频率;若要保持姿态更新频率,则需要提高采样频率,从而增加了导航计算机的硬件负担,并导致量化误差突出。针对上述不足,提出了一种利用当前及前N个姿态更新周期角增量的单子样旋转矢量姿态算法,并在典型圆锥运动条件下推导了算法补偿项系数。此外,由于陀螺输出经过数字滤波处理后其幅频特性的改变会影响圆锥误差的补偿效果,根据滤波器特性推导了单子样旋转矢量姿态算法的修正算法,以便于在工程中推广应用。该算法在不降低姿态更新频率的同时,可获得较高的解算精度,适于高动态环境应用,实验结果验证了上述算法的正确性和有效性。 展开更多
关键词 捷联惯性导航系统 姿态更新算法 旋转矢量 单子样 数字滤波
在线阅读 下载PDF
基于0.13μm CMOS工艺2GHz高速并行结构DDFS的设计 被引量:2
19
作者 万书芹 于宗光 +2 位作者 季惠才 张涛 陈珍海 《固体电子学研究与进展》 CAS CSCD 北大核心 2016年第6期452-456,476,共6页
设计实现了一种基于高速并行架构的直接数字频率合成器。核心模块相位幅度转换采用混合旋转算法实现,第一级采用CORDIC算法,预先计算旋转值;第二级采用乘法器,降低幅度计算的时钟周期。电路架构采用多路并行结构,同时采用交织采样算法... 设计实现了一种基于高速并行架构的直接数字频率合成器。核心模块相位幅度转换采用混合旋转算法实现,第一级采用CORDIC算法,预先计算旋转值;第二级采用乘法器,降低幅度计算的时钟周期。电路架构采用多路并行结构,同时采用交织采样算法来实现信号的采样,最高工作频率达到2GHz。经0.13μm 1P6M MIX Signal CMOS工艺流片,整个芯片面积为3.2mm×3.6mm。经测试在2GHz的工作频率下,输出信号在701 MHz处,窄带SFDR为86.35dB;输出信号在742 MHz处,宽带SFDR为52.01dB。 展开更多
关键词 直接数字频率合成 CORDIC算法 交织采样 角度旋转
在线阅读 下载PDF
CORDIC算法在软件无线电中的应用 被引量:2
20
作者 谢红 曹硕 赵雅丽 《应用科技》 CAS 2006年第7期30-33,共4页
数字下变频技术是软件无线电的关键技术之一,其主要功能是把信号搬移到更低的频率上,将宽带高速数据流信号转变成窄带低速数据流信号,以便实时信号处理.研究了一种产生正弦和余弦而无需大量查询表的方法———CORD IC算法(坐标旋转数字... 数字下变频技术是软件无线电的关键技术之一,其主要功能是把信号搬移到更低的频率上,将宽带高速数据流信号转变成窄带低速数据流信号,以便实时信号处理.研究了一种产生正弦和余弦而无需大量查询表的方法———CORD IC算法(坐标旋转数字计算).此算法的优点在于它不但替代了巨大的查询表,而且4个乘法器也不需要了,这是由于CORD IC算法可以用于实现复数的复相位旋转.这种方法能有效提高信号处理效率,减小硬件设计的代价,并通过仿真证明该方法的高效性. 展开更多
关键词 软件无线电 数字下变频 CORDIC
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部