期刊文献+
共找到21篇文章
< 1 2 >
每页显示 20 50 100
一个消除单向时延测量中时钟频差和时钟重置的新方法 被引量:7
1
作者 王洪波 林宇 +1 位作者 金跃辉 程时端 《电子学报》 EI CAS CSCD 北大核心 2005年第4期584-589,共6页
单向时延测量对于分析和评价网络端到端性能具有重要的意义.主机之间的相对时钟频差和时钟重置会给单向时延测量引入不容忽视的误差.本文提出了一个基于模糊聚类分析的算法来检测并消除这些误差.大量实验表明与同类算法相比,该算法有更... 单向时延测量对于分析和评价网络端到端性能具有重要的意义.主机之间的相对时钟频差和时钟重置会给单向时延测量引入不容忽视的误差.本文提出了一个基于模糊聚类分析的算法来检测并消除这些误差.大量实验表明与同类算法相比,该算法有更好的准确性和鲁棒性.而且此算法时间复杂度为O(N) . 展开更多
关键词 单向时延 时钟频差 时钟重置 模糊聚类分析 网络测量
在线阅读 下载PDF
BOND:一种双向的单路网络延时测量方法 被引量:2
2
作者 田海燕 朱利 +2 位作者 WANG Huan-zhao 马臻 《小型微型计算机系统》 CSCD 北大核心 2005年第3期396-399,共4页
用软件的方法进行单路网络延时的精确测量,需要解决两个端系统的时钟异步问题.现有的测量算法(如Ping和LPA)在测量精度和实时性方面存在着明显的不足.针对这些问题,本文提出一种双向的单路网络延时测量方法.新的延时测量算法对LPA算法... 用软件的方法进行单路网络延时的精确测量,需要解决两个端系统的时钟异步问题.现有的测量算法(如Ping和LPA)在测量精度和实时性方面存在着明显的不足.针对这些问题,本文提出一种双向的单路网络延时测量方法.新的延时测量算法对LPA算法进行了改进.实验结果表明,双向单路网络延时测量方法是一种十分有效的延时测量算法,特别适合于工程应用. 展开更多
关键词 单路延时 时钟扭曲 时钟同步 时钟重置
在线阅读 下载PDF
基于模式识别的自适应时钟重置检测算法 被引量:1
3
作者 杨谈 孙韩林 +1 位作者 金跃辉 程时端 《高技术通讯》 CAS CSCD 北大核心 2008年第5期441-446,共6页
为解决网络测量中因测量主机的时钟重置导致单向时延测量误差的问题,根据时钟重置发生的不定时性和发生次数未知的特征,提出了一种基于模式识别的自适应时钟重置检测算法(PRBA)。该算法基于模式识别中的最大最小距离聚类算法对单向时延... 为解决网络测量中因测量主机的时钟重置导致单向时延测量误差的问题,根据时钟重置发生的不定时性和发生次数未知的特征,提出了一种基于模式识别的自适应时钟重置检测算法(PRBA)。该算法基于模式识别中的最大最小距离聚类算法对单向时延测量值进行聚类,同时利用时间序列技术中的一种低通滤波器过滤出噪声区间,从而有效识别网络行为特征,自适应地检测时钟值瞬时调整方式的时钟重置。实验结果表明,与现有同类算法相比,该算法具有较高准确性和自适应性。 展开更多
关键词 网络测量 单向时延 时钟重置 模式识别 聚类 自适应检测
在线阅读 下载PDF
基于片上系统的时钟复位设计 被引量:2
4
作者 任思伟 唐代飞 +3 位作者 祝晓笑 刘昌举 刘戈扬 翟江皞 《半导体光电》 北大核心 2017年第2期293-298,共6页
从方法优化和电路设计入手,提出了基于片上系统(SOC)的复位方法和时钟复位电路。设计了片外按键复位电路、片内上电电路、晶振控制电路、片内RC低频时钟电路、槽脉冲产生电路、分频延时电路、时钟切换电路及异步复位同步释放电路等电路... 从方法优化和电路设计入手,提出了基于片上系统(SOC)的复位方法和时钟复位电路。设计了片外按键复位电路、片内上电电路、晶振控制电路、片内RC低频时钟电路、槽脉冲产生电路、分频延时电路、时钟切换电路及异步复位同步释放电路等电路模块。以上电路模块构成了片上系统的时钟复位电路,形成了特定的电路时钟复位系统。该时钟复位系统将片外按键复位与片内上电复位结合起来,形成多重复位设计,相比单纯按键复位更智能,相比单纯上电复位则更可靠。另外,该时钟复位系统还采用了片内RC振荡时钟电路等一系列电路,借助片内RC时钟实现对芯片的延时复位,进而在保证复位期间寄存器得到正确初始化的同时,还使得芯片能够始终处在稳定的晶振时钟下正常工作。相比传统的时钟复位电路,该时钟复位系统既便捷,又保证了系统初始化和系统工作的可靠性。 展开更多
关键词 片上系统 时钟设计 复位设计 延时复位
原文传递
一种网络测量中的时钟同步算法 被引量:1
5
作者 程永生 李凤保 《计算机工程与应用》 CSCD 北大核心 2006年第5期121-124,共4页
包延迟跟踪在端到端性能分析和流量控制算法设计中是很重要的度量指标。论文介绍在延迟测量中评估和消除相对时钟误差的convexhulls法,这些算法能大大改善测量的准确性,可以在线和离线使用。
关键词 CONVEX hulls法 时钟同步 时钟重置
在线阅读 下载PDF
VLBI数字基带转换器通道时延一致性的调整 被引量:3
6
作者 朱人杰 吴亚军 《天文学进展》 CSCD 北大核心 2014年第1期118-127,共10页
VLBI数字基带转换器(Digital Baseband Convertor,简称DBBC)又称为CDAS(Chinese VLBI Data Acquisition System),是上海天文台自主研发的新一代数字化终端设备。该设备可以将宽带信号分成若干个基带信号。由于其结构上采用了多芯片和多... VLBI数字基带转换器(Digital Baseband Convertor,简称DBBC)又称为CDAS(Chinese VLBI Data Acquisition System),是上海天文台自主研发的新一代数字化终端设备。该设备可以将宽带信号分成若干个基带信号。由于其结构上采用了多芯片和多板卡结构,使得通道之间的时延存在差异。从设备结构入手,分析了各通道之间时延差异产生的主要原因,提出以复位信号为参考,基于m序列的数据同步方法以解决该问题。通过实验,证明该方法能有效地改善同一中频上各通道间时延的差异。 展开更多
关键词 数据处理板 数据结合板 复位信号 时钟域 通道时延 相位
在线阅读 下载PDF
TMS320C5402芯片基本硬件设计 被引量:4
7
作者 杨明远 陈明义 《山西电子技术》 2007年第4期27-28,共2页
讨论了TMS320C5402芯片的时钟电路、电源电路、复位电路等基本硬件电路的设计方法,并给出了接线图。
关键词 TMS320C5402 时钟电路 电源电路 复位电路
在线阅读 下载PDF
一种应用于SOC中的时钟复位管理单元的设计 被引量:2
8
作者 韩琼磊 《中国集成电路》 2016年第10期47-50,共4页
本文介绍了一种应用于SOC中的时钟复位管理单元(CRMU)的设计。该CRMU一方面提供SOC中各模块所需的时钟信号和复位信号,另一方面要通过必要的逻辑设计来保证所产生时钟/复位信号的稳定性并且避免毛刺的产生。CRMU本身也是可以根据需要进... 本文介绍了一种应用于SOC中的时钟复位管理单元(CRMU)的设计。该CRMU一方面提供SOC中各模块所需的时钟信号和复位信号,另一方面要通过必要的逻辑设计来保证所产生时钟/复位信号的稳定性并且避免毛刺的产生。CRMU本身也是可以根据需要进行配置的,以满足SOC的多种需求,配置接口为AHB2.0。 展开更多
关键词 时钟复位管理单元 时钟管理 复位管理 毛刺 配置接口
在线阅读 下载PDF
蛋白质类食物对大鼠心脏中Rev-erbα基因表达的调控研究
9
作者 吴永华 吴涛 +1 位作者 倪银华 傅正伟 《绍兴文理学院学报》 2009年第10期25-29,共5页
生物钟是一种具有自主周期的时控装置,通过接受外界光照、温度、食物等信号刺激与环境保持同步.在哺乳动物中,食物信号是外周生物钟一个非常有效的时控因子.研究了大鼠心脏组织中生物钟基因Rev-erbα在正常情况下以及在光周期颠倒之后... 生物钟是一种具有自主周期的时控装置,通过接受外界光照、温度、食物等信号刺激与环境保持同步.在哺乳动物中,食物信号是外周生物钟一个非常有效的时控因子.研究了大鼠心脏组织中生物钟基因Rev-erbα在正常情况下以及在光周期颠倒之后的表达变化规律.结果发现,正常情况下,心脏中Rev-erbα基因呈节律性表达;在光周期和饮食颠倒后,喂食富含蛋白质饲料组大鼠心脏中Rev-erbα基因的时相重置速度比喂食基础饲料组大鼠的更慢.因此,蛋白质类食物可能不利于机体适应外界时差的改变. 展开更多
关键词 生物钟 时相重置 Rev-erbα 蛋白质类食物
在线阅读 下载PDF
一种基于DSP的运动控制卡的硬件开发
10
作者 张玉洁 徐长杰 +1 位作者 冯海美 刘畅 《华北科技学院学报》 2016年第4期65-69,共5页
选用德州仪器的TMS320F2812款DSP芯片作为核心控制芯片,来控制步进电机,设计了整个控制卡的外围硬件电路,先把整个控制系统的与DSP芯片的联系做了阐述,以及交待了之间通信和信号交换。详细设计了电压电源模块的电路,用以发出内外部双电... 选用德州仪器的TMS320F2812款DSP芯片作为核心控制芯片,来控制步进电机,设计了整个控制卡的外围硬件电路,先把整个控制系统的与DSP芯片的联系做了阐述,以及交待了之间通信和信号交换。详细设计了电压电源模块的电路,用以发出内外部双电压的供电;选用SN74CBTD3384C芯片设计了电压转换模块,对芯片输入5v电压,输出各个模块所需的不同电压,满足各个模块的供电需求;另外设计了硬件电路复位模块,用于程序出现无限循环或者硬件电路不稳定工作的时候;为提供一个时钟信号,设计了一个晶振模块。 展开更多
关键词 TMS320F2812 电压模块 复位模块 时钟
在线阅读 下载PDF
滇中易门地区古元古界易门群亮山组多细胞生物的年代学约束 被引量:16
11
作者 李静 刘军平 +6 位作者 孙柏东 刘桂春 胡绍斌 曾文涛 张虎 邓仁宏 俞赛赢 《地质通报》 CAS CSCD 北大核心 2018年第11期2087-2098,共12页
滇中易门地区古元古界易门群亮山组中赋存有保存较好的多细胞生物化石,是大氧化事件,或广义的Lomagundi事件中生物与环境协同演化的产物。由于亮山组中普遍缺乏火山岩夹层及多期构造热事件的扰动,给精确测定这些多细胞生物的时代带来一... 滇中易门地区古元古界易门群亮山组中赋存有保存较好的多细胞生物化石,是大氧化事件,或广义的Lomagundi事件中生物与环境协同演化的产物。由于亮山组中普遍缺乏火山岩夹层及多期构造热事件的扰动,给精确测定这些多细胞生物的时代带来一定困难。以易门县铜厂地区罗洼垤组顶部灰白色凝灰岩1件、亮山组灰白色凝灰岩1件、粉砂质凝灰岩1件、灰黄色钙质粉砂质凝灰岩2件共5件样品260个锆石同位素测试结果为研究对象,结合区域构造热事件的分析,较准确地厘定了易门地区古元古界易门群亮山组中多细胞生物发育的时代为2.18~2.05Ga,与非洲加蓬Franceville地区发现的群居多细胞生物的时代一致,表明地球早期重大地质事件的同时性。 展开更多
关键词 古元古界易门群 亮山组 多细胞生物 锆石U-PB年龄 同位素时钟重置 协同演化
在线阅读 下载PDF
一种适用于SoC的时钟复位管理电路设计 被引量:5
12
作者 司焕丽 胡杨川 《通信技术》 2013年第12期104-106,共3页
给出了一套适用于SoC芯片的时钟和复位管理电路设计范例,详细介绍了SoC芯片中的时钟和复位管理电路的实现方案。其中时钟管理电路支持输入时钟可选、PLL动态变频、时钟门控管理和时钟状态查询功能,能够灵活的控制各模块输入时钟开启或关... 给出了一套适用于SoC芯片的时钟和复位管理电路设计范例,详细介绍了SoC芯片中的时钟和复位管理电路的实现方案。其中时钟管理电路支持输入时钟可选、PLL动态变频、时钟门控管理和时钟状态查询功能,能够灵活的控制各模块输入时钟开启或关闭,很好的支持SoC芯片低功耗工作模式。复位管理电路支持复位输入控制功能和复位状态查询功能。复位输入控制可以选择使能或不使能复位源触发系统复位。 展开更多
关键词 SOC 时钟管理 复位管理
原文传递
基于最小化单片机系统的设计与创新应用 被引量:5
13
作者 李奥博 《科学技术创新》 2019年第7期26-27,共2页
单片机由于体积比较小,价格相对较低,性价比非常高,因此被广泛应用。首先介绍了单片机及最小单片机系统概念,然后详细的说明了最小单片机系统的组成及设计过程,最后介绍了最小单片机系统在日常生活中的创新应用。
关键词 单片机 最小单片机系统 电源电路 时钟电路 复位电路
在线阅读 下载PDF
SpaceWire Codec接收端FPGA时序设计 被引量:2
14
作者 唐萍 李慧军 《微计算机信息》 2009年第2期178-179,198,共3页
SpaceWire是一种面向空间应用的数据总线网络,它支持高速、点对点、全双工的串行总线传输。本文实现了基于FPGA的SpaceWire Codec接收端实现过程中时钟的恢复,复位信号的处理,DS信号的检测和处理,介绍了多时钟域的设计方法。
关键词 FPGA SPACEWIRE CODEC 复位 DS解码 多时钟域设计
在线阅读 下载PDF
基于时钟同步技术在数据采集系统中的应用 被引量:5
15
作者 范业明 刘增武 《计算机与数字工程》 2011年第2期98-101,共4页
介绍了一种系统时钟信号同步设计。为了提高系统时钟同步技术以及系统的可靠性,以现场可编程阵列(FPGA)代替传统的处理器为控制核心,采用锁相环(PLL)和Verilog硬件描述语言进行设计,达到复位实现时钟同步目的。实践证明,该设计运行稳定... 介绍了一种系统时钟信号同步设计。为了提高系统时钟同步技术以及系统的可靠性,以现场可编程阵列(FPGA)代替传统的处理器为控制核心,采用锁相环(PLL)和Verilog硬件描述语言进行设计,达到复位实现时钟同步目的。实践证明,该设计运行稳定,可靠性强,适合在高速工作时钟下工作。 展开更多
关键词 现场可编程门阵列 锁相环 同步复位模块
在线阅读 下载PDF
一种SoC时钟复位管理电路设计与验证 被引量:1
16
作者 李超 赵启林 +1 位作者 戴兆麟 刘璐 《单片机与嵌入式系统应用》 2023年第6期8-11,16,共5页
提出一种适用于片上系统的时钟与复位管理电路,并搭建验证平台予以验证。该设计集成复位信号生成电路、复位同步释放电路、基准电压源、压控振荡器、锁相环、时钟门控电路等。数字电路设计基于180 nm标准单元库搭建,基于System Verilog... 提出一种适用于片上系统的时钟与复位管理电路,并搭建验证平台予以验证。该设计集成复位信号生成电路、复位同步释放电路、基准电压源、压控振荡器、锁相环、时钟门控电路等。数字电路设计基于180 nm标准单元库搭建,基于System Verilog语言搭建了一个功能完备的自动化测试平台,代码覆盖率与功能覆盖率达到100%。相比传统设计,该电路所有单元均在内部,集成度高、可靠性强。 展开更多
关键词 SOC 时钟管理 复位管理 覆盖率 功耗控制
在线阅读 下载PDF
基于单稳态结构的时钟丢失检测电路设计
17
作者 李月香 《微处理机》 2017年第4期20-22,共3页
单片机可以看成是在时钟驱动下的时序逻辑电路,单片机工作过程中,所有的工作都是在时钟信号控制下进行的。针对MCU的硬件监控技术及复位系统,依据单稳态结构特性,设计一款时钟丢失检测电路。该电路采用电流源取代电阻的方式,实现单稳态... 单片机可以看成是在时钟驱动下的时序逻辑电路,单片机工作过程中,所有的工作都是在时钟信号控制下进行的。针对MCU的硬件监控技术及复位系统,依据单稳态结构特性,设计一款时钟丢失检测电路。该电路采用电流源取代电阻的方式,实现单稳态电路的阻容结构。电路上电使能后,监测时钟上升沿,通过时钟上升沿的触发,使电路保持单稳态工作状态。采用0.25μm CMOS工艺进行仿真,仿真结果显示,如果时钟保持在高电平或低电平的时间大于258.4μs时,单稳态电路将超时,并产生一个复位信号。此电路结构简单,便于集成在MCU复位系统,可对系统时钟进行丢失监测。 展开更多
关键词 时钟丢失 单稳态 触发器 单片机 复位系统 时钟监测
在线阅读 下载PDF
工控机的应用
18
作者 屈胜文 张兴俊 刘伟 《黑龙江纺织》 2000年第4期75-75,77,共2页
通过近年来工控机在聚酯生产中的应用 ,谈一谈该软件在此系统中的抗干扰作用。
关键词 复位 系统时钟 工控机 聚酯生产 抗干扰
原文传递
多相位交通信号仪的抗干扰性设计
19
作者 王明孝 李志军 《甘肃科学学报》 2002年第4期100-102,共3页
 设计出了多相位信号控制仪,在抗干扰性方面有几种行之有效的解决方法,并得到了实际验证.
关键词 多相位交通信号仪 抗干扰性 系统复位 非易失性存储 系统时钟 交通安全 设计方法
在线阅读 下载PDF
一种宽电源范围时钟IP设计
20
作者 杨文杰 尹勇生 +1 位作者 朱武 孟煦 《微电子学》 CAS 北大核心 2023年第4期621-628,共8页
提出了一种适用于1.8/2.5/3.3 V宽电源范围的时钟IP电路结构。为了抑制电源变化时鉴频鉴相器(PFD)复位脉冲信号对电荷泵(CP)性能所产生的影响,提出了一种恒定复位脉宽产生电路结构。采用超低失配CP,增加输出电流匹配性,当控制电压在0.2~... 提出了一种适用于1.8/2.5/3.3 V宽电源范围的时钟IP电路结构。为了抑制电源变化时鉴频鉴相器(PFD)复位脉冲信号对电荷泵(CP)性能所产生的影响,提出了一种恒定复位脉宽产生电路结构。采用超低失配CP,增加输出电流匹配性,当控制电压在0.2~(V_(DD)-0.2)V范围内变化时,I_(UP)/I_(DN)电流失配小于0.09%。引入对称负载结构环形振荡器(RO),抑制电源变化对环路性能所产生的影响。基于SMIC 180 nm CMOS工艺,完成整体电路设计与仿真,输出频率为100~500 MHz。仿真结果显示,当输入参考频率为50 MHz、输出频率为250 MHz时,在1.8/2.5/3.3 V电源电压下,功耗分别为8.2/12.5/18.4 mW,参考杂散低于-74 dBc,输出均方根抖动为1.8 ps。 展开更多
关键词 宽电源范围时钟 恒定复位脉宽 超低失配 对称负载
原文传递
上一页 1 2 下一页 到第
使用帮助 返回顶部