期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
FPGA和DSP间基于SRIO的高速通信系统设计 被引量:9
1
作者 陈婷 岳强 汪洋 《单片机与嵌入式系统应用》 2016年第3期37-40,共4页
现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于高效率、低延时的特性被广泛使用。本文研究了在FPGA和DSP两种处理器之间实现SRIO协议的方法,并通过电路设计和利用处理器的开发工具编程实现了两种处理器间的... 现代信号处理系统通常需要在不同处理器之间实现高速数据通信,SRIO协议由于高效率、低延时的特性被广泛使用。本文研究了在FPGA和DSP两种处理器之间实现SRIO协议的方法,并通过电路设计和利用处理器的开发工具编程实现了两种处理器间的高速通信。经测试,该系统具有较高的传输效率。 展开更多
关键词 异构处理器 高速数据通信 srio协议 多核DSP FPGA
在线阅读 下载PDF
基于FPGA的多通路SRIO数据传输设计 被引量:4
2
作者 任勇峰 多卉枫 武慧军 《电子测量技术》 北大核心 2022年第14期152-156,共5页
为满足航天遥测系统中多路高速数据可靠传输的需求,提出了一种基于FPGA控制器和Serial RapidIO(SRIO)协议的四通路数据传输设计方案。设计使用Xilinx A7系列FPGA,并使用4个其内部集成的SRIO IP核,设计内部逻辑,实现四路SRIO高速数据传输... 为满足航天遥测系统中多路高速数据可靠传输的需求,提出了一种基于FPGA控制器和Serial RapidIO(SRIO)协议的四通路数据传输设计方案。设计使用Xilinx A7系列FPGA,并使用4个其内部集成的SRIO IP核,设计内部逻辑,实现四路SRIO高速数据传输;使用其内部集成的吉比特收发器(GTP)以满足SRIO传输协议物理层要求。硬件电路使用4个高速收发光模块完成光电转换;并使用高质量时钟芯片产生125 MHz的差分时钟信号作为SRIO IP核的参考时钟。经测试验证四路数据传输速率可达440 MB/s,且无丢帧、误码现象,该设计已成功运用于遥测系统某地面测试台项目,可实现四路高速数据稳定传输。 展开更多
关键词 可编程逻辑器件(FPGA) Serial RapidIO协议 srio IP核 吉比特收发器 共享逻辑
原文传递
多通道SRIO数据传输优化设计与应用 被引量:1
3
作者 文丰 徐胜 朱振麟 《单片机与嵌入式系统应用》 2023年第12期84-87,共4页
为了满足遥测系统大容量数据高速可靠传输的需求,提出了一种基于FPGA和Serial RapidIO(SRIO)的数据传输链路优化设计,传输链路为4x模式,传输速率为2.5 Gb/s。针对测试过程中链路异常被训练成1x模式而造成数据传输异常的现象进行深入分析... 为了满足遥测系统大容量数据高速可靠传输的需求,提出了一种基于FPGA和Serial RapidIO(SRIO)的数据传输链路优化设计,传输链路为4x模式,传输速率为2.5 Gb/s。针对测试过程中链路异常被训练成1x模式而造成数据传输异常的现象进行深入分析,采用上电复位和软件复位相结合的方法对传输链路进行优化,经测试验证,优化后的链路数据传输稳定,1路SRIO数据传输速率可达585 MB/s,且无丢帧、误码现象。该设计已成功应用于遥测系统项目,实现高速数据稳定传输。 展开更多
关键词 FPGA Serial RapidIO协议 srio IP核 4x模式 链路异常
在线阅读 下载PDF
SRIO总线技术研究及其FPGA实现 被引量:5
4
作者 信侃 贾峰 《无线电工程》 2014年第12期33-35,62,共4页
针对Series Rapid IO(SRIO)总线在嵌入式系统方面的应用,根据FPGA资源丰富、设计灵活的特点,设计了一种基于Xilinx FPGA的SRIO总线接口实现方案。编写用户逻辑程序,使用FPGA IP核对SRIO总线数据进行接收、解析和发送。详细论述了硬件设... 针对Series Rapid IO(SRIO)总线在嵌入式系统方面的应用,根据FPGA资源丰富、设计灵活的特点,设计了一种基于Xilinx FPGA的SRIO总线接口实现方案。编写用户逻辑程序,使用FPGA IP核对SRIO总线数据进行接收、解析和发送。详细论述了硬件设计要点和软件流程,对SRIO总线协议进行了简要介绍,描述了SRIO总线的本地端点和远端端点的访问的实现过程。通过试验测试了SRIO总线速度,验证了SRIO接口工作的正确性。 展开更多
关键词 srio协议 FPGA IP核 本地端点 远端端点
在线阅读 下载PDF
基于软件定义的多协议控制器架构设计 被引量:2
5
作者 夏云飞 张丽 +2 位作者 杨堃 李沛杰 许立明 《网络与信息安全学报》 2020年第5期139-147,共9页
为了满足高性能计算平台对软件定义互联的通信需求,设计了一种支持多种通信协议规范,且支持异构协议互联的软件定义多协议控制器架构。通过嵌入可编程硬件电路实现Fiber Channel、Ethernet以及SRIO这3种协议控制器电路公共算粒和私有算... 为了满足高性能计算平台对软件定义互联的通信需求,设计了一种支持多种通信协议规范,且支持异构协议互联的软件定义多协议控制器架构。通过嵌入可编程硬件电路实现Fiber Channel、Ethernet以及SRIO这3种协议控制器电路公共算粒和私有算粒的互联。多协议控制器可以通过软件定义切换为不同协议,从而满足系统应用中的异构需求。所设计的软件定义多协议控制器基于40 nm工艺实现测试样片流片,经测试,满足3种协议的性能与功能指标要求。 展开更多
关键词 多协议兼容 软件定义 电路可重构 Fiber Channel ETHERNET srio
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部