期刊文献+
共找到356篇文章
< 1 2 18 >
每页显示 20 50 100
Architecture-level performance/power tradeoff in network processor design
1
作者 陈红松 季振洲 胡铭曾 《Journal of Harbin Institute of Technology(New Series)》 EI CAS 2007年第1期45-48,共4页
Network processors are used in the core node of network to flexibly process packet streams. With the increase of performance, the power of network processor increases fast, and power and cooling become a bottleneck. A... Network processors are used in the core node of network to flexibly process packet streams. With the increase of performance, the power of network processor increases fast, and power and cooling become a bottleneck. Architecture-level power conscious design must go beyond low-level circuit design. Architectural power and performance tradeoff should be considered at the same time. Simulation is an efficient method to design modem network processor before making chip. In order to achieve the tradeoff between performance and power, the processor simulator is used to design the architecture of network processor. Using Netbeneh, Commubench benchmark and processor simulator-SimpleScalar, the performance and power of network processor are quantitatively evaluated. New performance tradeoff evaluation metric is proposed to analyze the architecture of network processor. Based on the high performance lnteI IXP 2800 Network processor eonfignration, optimized instruction fetch width and speed ,instruction issue width, instruction window size are analyzed and selected. Simulation resuits show that the tradeoff design method makes the usage of network processor more effectively. The optimal key parameters of network processor are important in architecture-level design. It is meaningful for the next generation network processor design. 展开更多
关键词 network processor design performance/power simulation tradeoff evaluation optimization
在线阅读 下载PDF
Research and Design of Reconfigurable Matrix Multiplication over Finite Field in VLIW Processor
2
作者 Yang Su Xiaoyuan Yang Yuechuan Wei 《China Communications》 SCIE CSCD 2016年第10期222-232,共11页
Matrix multiplication plays a pivotal role in the symmetric cipher algorithms, but it is one of the most complex and time consuming units, its performance directly affects the efficiency of cipher algorithms. Combined... Matrix multiplication plays a pivotal role in the symmetric cipher algorithms, but it is one of the most complex and time consuming units, its performance directly affects the efficiency of cipher algorithms. Combined with the characteristics of VLIW processor and matrix multiplication of symmetric cipher algorithms, this paper extracted the reconfigurable elements and analyzed the principle of matrix multiplication, then designed the reconfigurable architecture of matrix multiplication of VLIW processor further, at last we put forward single instructions for matrix multiplication between 4×1 and 4×4 matrix or two 4×4 matrix over GF(2~8), through the instructions extension, the instructions could support larger dimension operations. The experiment shows that the instructions we designed supports different dimensions matrix multiplication and improves the processing speed of multiplication greatly. 展开更多
关键词 CRYPTOGRAPHY reconfigurable matrix multiplication research and design dedicated instruction VLIW processor
在线阅读 下载PDF
Experimentation of a 1-pixel bit reconfigurable ternary optical processor 被引量:1
3
作者 王宏健 金翊 +1 位作者 欧阳山 周裕 《Journal of Shanghai University(English Edition)》 CAS 2011年第5期430-436,共7页
A detailed experiment of 1-pixel bit reconfigurable ternary optical processor (TOP) is proposed in the paper. 42 basic operation units (BOUs) and 28 typical logic operators of the TOP are realized in the experimen... A detailed experiment of 1-pixel bit reconfigurable ternary optical processor (TOP) is proposed in the paper. 42 basic operation units (BOUs) and 28 typical logic operators of the TOP are realized in the experiment. Results of the test cases elaborately cover the every combination of BOUs and all the nine inputs of ternary processor. Both the experiment process and results analysis are given in this paper. The experimental results demonstrate that the theory of reconfiguring a TOP is valid and that the reconfiguration circuitry is effective. 展开更多
关键词 ternary optical processor (TOP) decrease-radix design basic operation units (BOUs) RECONFIGURABILITY recon figuration circuitry
在线阅读 下载PDF
Dynamic Power Dissipation Control Method for Real-Time Processors Based on Hardware Multithreading
4
作者 罗新强 齐悦 +1 位作者 王磊 王沁 《China Communications》 SCIE CSCD 2013年第5期156-166,共11页
In order to eliminate the energy waste caused by the traditional static hardware multithreaded processor used in real-time embedded system working in the low workload situation, the energy efficiency of the hardware m... In order to eliminate the energy waste caused by the traditional static hardware multithreaded processor used in real-time embedded system working in the low workload situation, the energy efficiency of the hardware multithread is discussed and a novel dynamic multithreaded architecture is proposed. The proposed architecture saves the energy wasted by removing idle threads without manipulation on the original architecture, fulfills a seamless switching mechanism which protects active threads and avoids pipeline stall during power mode switching. The report of an implemented dynamic multithreaded processor with 45 nm process from synthesis tool indicates that the area of dynamic multithreaded architecture is only 2.27% higher than the static one in achieving dynamic power dissipation, and consumes 1.3% more power in the same peak performance. 展开更多
关键词 dynamic power dissipation control real-time processor hardware multithread low power design energy efficiency
在线阅读 下载PDF
A Low Power Non-Volatile LR-WPAN Baseband Processor with Wake-Up Identification Receiver
5
作者 YU Shuangming FENG Peng WU Nanjian 《China Communications》 SCIE CSCD 2016年第1期33-46,共14页
The paper proposes a low power non-volatile baseband processor with wake-up identification(WUI) receiver for LR-WPAN transceiver.It consists of WUI receiver,main receiver,transmitter,non-volatile memory(NVM) and power... The paper proposes a low power non-volatile baseband processor with wake-up identification(WUI) receiver for LR-WPAN transceiver.It consists of WUI receiver,main receiver,transmitter,non-volatile memory(NVM) and power management module.The main receiver adopts a unified simplified synchronization method and channel codec with proactive Reed-Solomon Bypass technique,which increases the robustness and energy efficiency of receiver.The WUI receiver specifies the communication node and wakes up the transceiver to reduce average power consumption of the transceiver.The embedded NVM can backup/restore the states information of processor that avoids the loss of the state information caused by power failure and reduces the unnecessary power of repetitive computation when the processor is waked up from power down mode.The baseband processor is designed and verified on a FPGA board.The simulated power consumption of processor is 5.1uW for transmitting and 28.2μW for receiving.The WUI receiver technique reduces the average power consumption of transceiver remarkably.If the transceiver operates 30 seconds in every 15 minutes,the average power consumption of the transceiver can be reduced by two orders of magnitude.The NVM avoids the loss of the state information caused by power failure and energy waste caused by repetitive computation. 展开更多
关键词 LR-WPAN wake-up identification receiver synchronization non-volatile memory baseband processor digital integrated circuit low power chip design
在线阅读 下载PDF
Research on Superscalar Digital Signal Processor
6
作者 DengZhenghong ZhengWei DengLei HuZhengguo 《医学信息(医学与计算机应用)》 2004年第2期64-67,共4页
Under the direction of design space theory,in this paper we discuss the design of a superscalar pipelining using the way of multiple issues,and the implement of a superscalar based RISC DSP architecture,SDSP.Furthermo... Under the direction of design space theory,in this paper we discuss the design of a superscalar pipelining using the way of multiple issues,and the implement of a superscalar based RISC DSP architecture,SDSP.Furthermore,in this paper we discuss the validity of instruction prefetch,the branch prediction,the depth of instruction window and other issues that can affect the performance of superscalar DSP. 展开更多
关键词 超标量结构数字信号处理器 结构空间理论 流水线作业 数字信号
在线阅读 下载PDF
Design for Low Power Testing of Computation Modules with Contiguous Subspace in VLSI
7
作者 Ji-Xue Xiao Yong-Le Xie Guang-Ju Chen 《Journal of Electronic Science and Technology of China》 2009年第4期326-330,共5页
A kind of pseudo Gray code presentation of test patterns based on accumulation generators is presented and a low power test scheme is proposed to test computational function modules with contiguous subspace in very la... A kind of pseudo Gray code presentation of test patterns based on accumulation generators is presented and a low power test scheme is proposed to test computational function modules with contiguous subspace in very large scale integration (VLSI), especially in digital signal processors (DSP). If test patterns from accumulators for the modules are encoded in the pseudo Gray code presentation, the switching activities of the modules are reduced, and the decrease of the test power consumption is resulted in. Results of experimentation based on FPGA show that the test approach can reduce dynamic power consumption by an average of 17.40% for 8-bit ripple carry adder consisting of 3-2 counters. Then implementation of the low power test in hardware is exploited. Because of the reuse of adders, introduction of additional XOR logic gates is avoided successfully. The design minimizes additional hardware overhead for test and needs no adjustment of circuit structure. The low power test can detect any combinational stuck-at fault within the basic building block without any degradation of original circuit performance. 展开更多
关键词 ADDER design digital signal processors (DSP) low power test.
在线阅读 下载PDF
基于RISC-V嵌入式指令集的处理器核实现与仿真实验设计
8
作者 李秀滢 鄂佳言 武秀云 《北京电子科技学院学报》 2025年第4期147-158,共12页
面向国家集成电路产业的战略需求与新工科的人才培养目标,传统EDA实践教学在培养学生系统级设计与验证能力方面暴露了诸多局限。为解决传统EDA教学中处理器核设计实践缺失、项目工程复杂度不足、学生系统级设计与验证能力培养欠缺等问题... 面向国家集成电路产业的战略需求与新工科的人才培养目标,传统EDA实践教学在培养学生系统级设计与验证能力方面暴露了诸多局限。为解决传统EDA教学中处理器核设计实践缺失、项目工程复杂度不足、学生系统级设计与验证能力培养欠缺等问题,本文设计并实践了一套基于开源RISC-V指令集的处理器核的硬件实现与仿真实验案例。通过将开源指令集架构与前沿仿真技术引入实验教学,设计了贯穿微架构实现到全流程验证的综合性项目,并搭建了基于Verilator的仿真平台。该案例旨在激发学生对处理器底层工作原理的探索兴趣,提升其系统建模、工程实现与调试分析的综合能力,对于为我国集成电路产业培养具备核心设计能力的创新型人才具有重要的实践意义。 展开更多
关键词 RISC-V 处理器核设计 实验教学案例
在线阅读 下载PDF
国产化处理器架构下应急广播地震预警前端控制器设计与实现
9
作者 王琛 王俊 +3 位作者 魏梦婉 李璇 张婷 王冬辰 《地震地磁观测与研究》 2025年第4期154-162,共9页
针对地震预警与应急广播系统的标准化对接需求,江苏省地震局设计并实现了基于国产化瑞芯微RK3588处理器的应急广播地震预警前端控制器。在硬件层面,采用6TOPS算力NPU、双千兆网口及TCP低延迟协议,实现预警信息在3s内完成端到端传输,同... 针对地震预警与应急广播系统的标准化对接需求,江苏省地震局设计并实现了基于国产化瑞芯微RK3588处理器的应急广播地震预警前端控制器。在硬件层面,采用6TOPS算力NPU、双千兆网口及TCP低延迟协议,实现预警信息在3s内完成端到端传输,同时实现核心硬件与芯片的国产化保障;在软件层面,构建轻量化HTTP+JSON协议转换引擎,完成预警数据从JSON到应急广播TAR包的高效处理。前置机严格遵循GY/T 384-2023等国家标准接口协议。在江苏溧阳应急广播平台实测中,从平台接收数据到终端播报,平均总耗时不超过3 s,NTP授时误差稳定控制在±100 ms以内。该成果为应急广播地震预警信息播发提供可量化的国产化技术方案,通过标准化接口设计,显著降低系统对接复杂度,实现了预警信息的高效稳定传输。 展开更多
关键词 国产化处理器 应急广播 地震预警 前置机设计 标准化接口 签名验签
在线阅读 下载PDF
异步电机直接转矩控制系统实验平台研究
10
作者 林立 李旺 王翔 《邵阳学院学报(自然科学版)》 2025年第3期19-27,共9页
为满足高校电气自动化类专业的师生对异步电机直接转矩控制(direct torque control,DTC)技术的教学与研究需求,设计了以数字信号处理器(digital signal processor,DSP)为控制器的异步电机直接转矩控制系统实验平台。该平台将硬件小型化... 为满足高校电气自动化类专业的师生对异步电机直接转矩控制(direct torque control,DTC)技术的教学与研究需求,设计了以数字信号处理器(digital signal processor,DSP)为控制器的异步电机直接转矩控制系统实验平台。该平台将硬件小型化集成于异步电机控制实验箱中,提高了灵活性和便携性。使用MATLAB/Simulink进行仿真和代码的模型设计,通过代码生成技术与DSP控制器无缝对接,并利用上位机监控界面实时监控电机运行状态。该实验平台能够实现异步电机直接转矩控制,且控制性能良好、操作步骤简单、体积小巧。 展开更多
关键词 异步电机 直接转矩控制 实验平台 数字信号处理器 模型设计
在线阅读 下载PDF
体系结构模拟器的研究现状、挑战与展望
11
作者 张锦 陈铸 +2 位作者 陈照云 时洋 陈冠军 《计算机工程》 北大核心 2025年第7期1-11,共11页
在众多科学领域的研究与开发中,模拟器都扮演着不可替代的角色。在体系结构领域尤其如此,模拟器提供了一个安全、成本低廉的虚拟环境,使研究人员能够快速开展实验分析和评测。同时,模拟器还可以加速芯片设计和验证的过程,从而节省时间... 在众多科学领域的研究与开发中,模拟器都扮演着不可替代的角色。在体系结构领域尤其如此,模拟器提供了一个安全、成本低廉的虚拟环境,使研究人员能够快速开展实验分析和评测。同时,模拟器还可以加速芯片设计和验证的过程,从而节省时间和资源成本。然而,随着处理器体系结构的演化进步,尤其是专用处理器发展呈现多元化特点,为了能够对体系结构设计探索提供重要的反馈,模拟器的重要作用日益凸显。综述了体系结构模拟器目前的发展与应用现状,重点介绍了几种目前较为典型的体系结构模拟器。通过对专用于不同处理器的模拟器技术手段的分析,深入了解不同架构下模拟器的侧重点及技术难点。此外,还对体系结构模拟器未来发展的关键点进行了思考与评述,以展望其在处理器设计研究领域的前景。 展开更多
关键词 模拟器 体系结构 处理器 芯片设计反馈 虚拟化
在线阅读 下载PDF
存算一体架构下的神经网络处理器低功耗设计研究
12
作者 田德源 《计算机应用文摘》 2025年第19期163-165,共3页
针对传统冯·诺依曼架构下神经网络处理器所面临的“存储墙”与“功耗墙”问题,文章提出一种基于存算一体架构的低功耗神经网络处理器设计方法。该方法利用通过忆阻器阵列实现存储与计算的深度融合,并结合动态电压频率调整、近阈值... 针对传统冯·诺依曼架构下神经网络处理器所面临的“存储墙”与“功耗墙”问题,文章提出一种基于存算一体架构的低功耗神经网络处理器设计方法。该方法利用通过忆阻器阵列实现存储与计算的深度融合,并结合动态电压频率调整、近阈值计算及混合精度训练等关键技术,在28 nm FD-SOI工艺下实现了5.3 TOPS/W的能效表现。实验结果表明,该架构在处理ResNet-50网络时平均功耗仅为1.2 W,相较于传统架构功耗降低78%,并支持毫秒级动态功耗管理,能够为边缘计算及物联网设备提供高能效、低功耗解决方案。 展开更多
关键词 存算一体 神经网络处理器 低功耗设计 忆阻器 近阈值计算
在线阅读 下载PDF
电力调控系统的设计与优化分析
13
作者 肖洒 魏霖 《光源与照明》 2025年第3期220-222,共3页
电力调控系统作为实现电力系统自动化管理的关键,电力企业应对电力调控系统的设计与优化工作给予高度重视,在确保电力系统稳定运行的基础上,提高电力供应效率,最大限度满足社会发展对电力的需求。基于此,文章就电力调控系统的优化与设... 电力调控系统作为实现电力系统自动化管理的关键,电力企业应对电力调控系统的设计与优化工作给予高度重视,在确保电力系统稳定运行的基础上,提高电力供应效率,最大限度满足社会发展对电力的需求。基于此,文章就电力调控系统的优化与设计原则进行了简要阐述,总结了电力调控运行系统优化设计目标,在此基础上分析了电力调控系统的功能设计,并针对目前电力调控系统存在的问题提出了一系列优化措施,以期为相关研究提供有益参考。 展开更多
关键词 电力调控系统 系统设计 数字信号处理器 熔断开关
在线阅读 下载PDF
智能应用处理器SoC芯片的多核架构协同设计与性能分析
14
作者 丁然 《软件》 2025年第8期155-157,共3页
随着智能应用对处理器性能需求的快速提升,传统单核处理器已无法满足大规模并行计算与实时响应的需求。本文聚焦智能应用处理器SoC芯片的多核架构设计,探讨硬件与软件的协同优化策略,涵盖多核互联、缓存管理、任务调度及功耗控制等方面... 随着智能应用对处理器性能需求的快速提升,传统单核处理器已无法满足大规模并行计算与实时响应的需求。本文聚焦智能应用处理器SoC芯片的多核架构设计,探讨硬件与软件的协同优化策略,涵盖多核互联、缓存管理、任务调度及功耗控制等方面。通过引入动态负载均衡、缓存一致性优化、核间通信协议改进和动态电压频率调节等技术手段,实现了多核架构下性能显著提升和能效优化。 展开更多
关键词 智能应用处理器 SOC芯片 多核架构 协同设计 优化
在线阅读 下载PDF
粮食机械的自动化控制系统设计与优化
15
作者 张婷 《现代食品》 2025年第22期16-18,共3页
在农业现代化背景下,粮食机械自动化控制系统的设计和优化就变得非常重要。本文对自动化控制系统设计与优化研究的必要性以及研究价值进行分析,根据现阶段粮食机械自动化控制系统设计及优化存在的困境进行探讨,其目的在于提高粮食机械... 在农业现代化背景下,粮食机械自动化控制系统的设计和优化就变得非常重要。本文对自动化控制系统设计与优化研究的必要性以及研究价值进行分析,根据现阶段粮食机械自动化控制系统设计及优化存在的困境进行探讨,其目的在于提高粮食机械自动化水平、降低能耗、提高系统稳定性与适应性以促进粮食产业持续发展。 展开更多
关键词 粮食机械 自动化控制系统 设计与优化 高性能处理器 机电一体化
在线阅读 下载PDF
基于国产处理器的多任务嵌入式航空电子平台信息安全处理系统设计
16
作者 王飞 秦桂萍 《舰船电子工程》 2025年第6期120-124,139,共6页
为了适应航空电子平台演进为综合模块化(IMA)架构的技术趋势,多业务并行处理已成为航空电子平台嵌入式信息安全处理系统技术路线发展的必然要求。针对多任务嵌入式航电平台多任务信息安全需求,采用国产处理器芯片构建多任务的嵌入式硬... 为了适应航空电子平台演进为综合模块化(IMA)架构的技术趋势,多业务并行处理已成为航空电子平台嵌入式信息安全处理系统技术路线发展的必然要求。针对多任务嵌入式航电平台多任务信息安全需求,采用国产处理器芯片构建多任务的嵌入式硬件平台,基于多任务软件设计思路和国产化实时操作系统搭建了嵌入式信息安全处理系统框架,实现基于国产处理器并行处理多个高实时信息安全任务的目的。为了发挥出多核处理器的高速运算和数据管理的能力,论文通过分析国产处理器芯片和国产多任务实时操作系统的技术特点,给出了适应航电平台要求的多任务信息安全处理系统的多任务软件设计方法,为多任务嵌入式航空电子平台信息安全处理系统提供了一种可行的国产化解决方案。 展开更多
关键词 国产化处理器 嵌入式信息安全处理系统 多任务并行设计 航空电子平台
在线阅读 下载PDF
龙芯2号微处理器的功能验证 被引量:26
17
作者 张珩 沈海华 《计算机研究与发展》 EI CSCD 北大核心 2006年第6期974-979,共6页
开发龙芯2号这样的高性能通用处理器是一项极其复杂的艰巨任务·龙芯2号处理器的设计规模和复杂度比龙芯1号增加了许多倍,如何保证设计的正确性是一个重大挑战·简单的系统级测试已经不能满足设计的需要,这就要求采用多种有效... 开发龙芯2号这样的高性能通用处理器是一项极其复杂的艰巨任务·龙芯2号处理器的设计规模和复杂度比龙芯1号增加了许多倍,如何保证设计的正确性是一个重大挑战·简单的系统级测试已经不能满足设计的需要,这就要求采用多种有效的、先进的验证方法和工具帮助设计者尽可能早的发现和改正设计错误·主要介绍了在龙芯2号处理器的设计开发过程中采用的功能验证流程和主要验证方法·模拟仿真是主要的验证手段,新的形式化验证方法也应用到了验证流程当中· 展开更多
关键词 功能验证 结构验证 处理器设计 模拟仿真 形式化验证
在线阅读 下载PDF
RISC-V指令集架构研究综述 被引量:55
18
作者 刘畅 武延军 +1 位作者 吴敬征 赵琛 《软件学报》 EI CSCD 北大核心 2021年第12期3992-4024,共33页
指令集作为软硬件之间的接口规范,是信息技术生态的起始原点.RISC-V是计算机体系结构走向开放的必然产物,其出现为系统研究领域带来了新的思路,即系统软件问题的研究深度可以进一步向下延伸至指令集架构,从而拓展甚至颠覆软件领域的“... 指令集作为软硬件之间的接口规范,是信息技术生态的起始原点.RISC-V是计算机体系结构走向开放的必然产物,其出现为系统研究领域带来了新的思路,即系统软件问题的研究深度可以进一步向下延伸至指令集架构,从而拓展甚至颠覆软件领域的“全栈”概念.对近年来RISC-V指令集架构相关的研究成果进行了综述.首先介绍了RISC-V指令集的发展现状,指出开展RISC-V研究应重点关注的指令集范围.然后分析了RISC-V处理器设计要点和适用范围.同时,围绕RISC-V系统设计问题,从指令集、功能实现、性能提升、安全策略这4个方面,论述了RISC-V处理器基本的研究思路,并分析了近年来的研究成果.最后借助具体的研究案例,阐述了RISC-V在领域应用的价值,并展望了RISC-V架构后续研究的可能切入点和未来发展方向. 展开更多
关键词 RISC-V 架构设计 处理器 性能优化 系统安全
在线阅读 下载PDF
基于开放源代码的硬件设计方法研究 被引量:3
19
作者 麦宋平 张春 +1 位作者 杨昆 王志华 《电子与信息学报》 EI CSCD 北大核心 2007年第7期1761-1764,共4页
可重用性是当今超大规模集成电路设计的必要元素。与传统的封闭源代码付费IP相比,开源硬件以共享设计文档和IP模块的方式为硬件设计的重用提供了更加彻底有效的解决办法。基于开源硬件的SoC设计方法以其开放性和灵活性正被越来越多的设... 可重用性是当今超大规模集成电路设计的必要元素。与传统的封闭源代码付费IP相比,开源硬件以共享设计文档和IP模块的方式为硬件设计的重用提供了更加彻底有效的解决办法。基于开源硬件的SoC设计方法以其开放性和灵活性正被越来越多的设计者所接受并付诸实用。该文对开源硬件的相关概念、意义、面临的问题及发展前景进行了较为详细的介绍,并以开源处理器的设计作为实例,对基于开源硬件的设计流程进行了深入的探讨。 展开更多
关键词 开放源代码 开源硬件 处理器设计 设计流程 设计方法学
在线阅读 下载PDF
基于ADSP-TS201S的通用雷达信号处理机的设计 被引量:12
20
作者 顾颖 张雪婷 张飚 《现代雷达》 CSCD 北大核心 2006年第6期49-51,共3页
介绍了AD I公司新型DSP芯片ADSP-TS201S的主要性能,利用其超高性能的处理能力和易于构造多处理并行系统的特点,实现通用的雷达信号处理平台。采用将信号处理机划分为若干个模块的设计方法,使得研制周期短,系统可重构性好,对算法的适应... 介绍了AD I公司新型DSP芯片ADSP-TS201S的主要性能,利用其超高性能的处理能力和易于构造多处理并行系统的特点,实现通用的雷达信号处理平台。采用将信号处理机划分为若干个模块的设计方法,使得研制周期短,系统可重构性好,对算法的适应性强。最后以数字脉冲压缩的算法为例,介绍了软件实现的编程方法。 展开更多
关键词 数字信号处理机 模块化设计 TS-201S内嵌式处理芯片
在线阅读 下载PDF
上一页 1 2 18 下一页 到第
使用帮助 返回顶部