期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
Novel SEU hardened PD SOI SRAM cell
1
作者 谢成民 王忠芳 +2 位作者 汪西虎 吴龙胜 刘佑宝 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第11期162-166,共5页
A novel SEU hardened 10T PD SOI SRAM cell is proposed. By dividing each pull-up and pull-down transistor in the cross-coupled inverters into two cascaded transistors, this cell suppresses the parasitic BJT and source-... A novel SEU hardened 10T PD SOI SRAM cell is proposed. By dividing each pull-up and pull-down transistor in the cross-coupled inverters into two cascaded transistors, this cell suppresses the parasitic BJT and source-drain penetration charge collection effect in PD SOI transistor which causes the SEU in PD SOI SRAM. Mixed-mode simulation shows that this novel cell completely solves the SEU, where the ion affects the single transistor. Through analysis of the upset mechanism of this novel cell, SEU performance is roughly equal to the multiple-cell upset performance of a normal 6T SOI SRAM and it is thought that the SEU performance is 17 times greater than traditional 6T SRAM in 45nm PD SOI technology node based on the tested data of the references. To achieve this, the new cell adds four transistors and has a 43.4% area overhead and performance penalty. 展开更多
关键词 SEU pd soi sram parasitic BJT mixed-mode simulation
原文传递
基于PD SOI工艺的8Kb抗辐照静态存储器
2
作者 刘必慰 陈书明 +2 位作者 梁斌 陈川 徐再林 《计算机工程与科学》 CSCD 北大核心 2009年第7期81-84,共4页
SOI工艺具有内在的抗辐照能力,因此被广泛地应用于航天、军事等高可靠领域。本文基于我国目前最先进的0.5μm的PD SOI工艺设计了8Kb的SRAM,并且采用体引出、环形栅等多种技术对其进行了抗辐射加固。模拟表明该SRAM的读写时间小于20ns,50... SOI工艺具有内在的抗辐照能力,因此被广泛地应用于航天、军事等高可靠领域。本文基于我国目前最先进的0.5μm的PD SOI工艺设计了8Kb的SRAM,并且采用体引出、环形栅等多种技术对其进行了抗辐射加固。模拟表明该SRAM的读写时间小于20ns,50MHz下平均功耗小于55.8mW。 展开更多
关键词 抗辐照 pd soi 静态存储器
在线阅读 下载PDF
SOI SRAM测试研究
3
作者 赵琳娜 王春早 +1 位作者 宿吉伟 陶建中 《微计算机信息》 北大核心 2007年第17期285-286,292,共3页
SOI(绝缘体上硅)静态存储器与用传统体硅技术制备的SRAM有着不同的特性,在测试SOI SRAM时需要考虑其特有的故障模型。基于读写过程中影响比较显著的浮体效应和寄生双极管效应的讨论,分析了部分耗尽SOI SRAM的设计和测试考虑,并提出了相... SOI(绝缘体上硅)静态存储器与用传统体硅技术制备的SRAM有着不同的特性,在测试SOI SRAM时需要考虑其特有的故障模型。基于读写过程中影响比较显著的浮体效应和寄生双极管效应的讨论,分析了部分耗尽SOI SRAM的设计和测试考虑,并提出了相应的测试码。 展开更多
关键词 绝缘体上硅(soi) 部分耗尽(pd) 静态存储器 故障模型 测试码
在线阅读 下载PDF
部分耗尽SOI静态存储器位线电路的研究 被引量:1
4
作者 姜凡 刘忠立 《微电子学》 CAS CSCD 北大核心 2005年第3期297-300,304,共5页
对部分耗尽SOICMOS静态存储器的位线电路进行了模拟和研究,详细分析了BJT效应对SRAM写操作过程的影响,给出了BJT效应在SRAM写操作过程的最坏条件和最好条件下存储单元门管的瞬态泄漏电流的模拟结果;在详细分析BJT效应影响的基础上,对“F... 对部分耗尽SOICMOS静态存储器的位线电路进行了模拟和研究,详细分析了BJT效应对SRAM写操作过程的影响,给出了BJT效应在SRAM写操作过程的最坏条件和最好条件下存储单元门管的瞬态泄漏电流的模拟结果;在详细分析BJT效应影响的基础上,对“FirstCycle”效应进行了全面的研究。结果表明,“FirstCycle”效应对写操作影响较大;研究了位线电容负载对存储单元门管体电位的依赖。最后,给出了研究结果。 展开更多
关键词 静态存储器 位线 部分耗尽 soi
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部