期刊文献+
共找到121篇文章
< 1 2 7 >
每页显示 20 50 100
基于可跨层重构LFSR的3D-SIC内建自测试方案
1
作者 陈田 罗蓓蓓 +1 位作者 刘军 鲁迎春 《微电子学与计算机》 2025年第3期100-109,共10页
针对三维堆叠集成电路(Three-Dimensional Stacked Integrated Circuits,3D-SIC)中测试面积开销和测试数据存储量大的问题,对于n层3D-SIC,提出了一种基于可跨层重构线性反馈移位寄存器(Cross-Layer Reconfigurable Linear Feedback Shif... 针对三维堆叠集成电路(Three-Dimensional Stacked Integrated Circuits,3D-SIC)中测试面积开销和测试数据存储量大的问题,对于n层3D-SIC,提出了一种基于可跨层重构线性反馈移位寄存器(Cross-Layer Reconfigurable Linear Feedback Shift Register,CLR-LFSR)的内建自测试(Built-In Self-Test,BIST)结构。在键合中和键合后测试阶段,可以任意组合键合前测试阶段中的LFSR,连接构成级数更大的LFSR结构,以提高包含确定位更多的测试向量的编码成功率。同时,还提出了一种设置阈值的相容压缩和最优分级重播种结合的测试数据压缩方法。通过在测试向量图着色相容时设置相容阈值,然后将相容后的测试向量按照包含的确定位个数分成2^(n)−1组,重播种生成长度不定的种子集,从而减少了测试数据存储量。在ISCAS'89电路上的实验结果表明,相对于不可重构的BIST方法,方案能够减少三维芯片43.8%的面积开销,测试数据存储量减少98.52%。 展开更多
关键词 可跨层重构LFSR BIST 测试数据压缩 3D-SIC测试
在线阅读 下载PDF
高容错伪随机扰码的快速盲恢复 被引量:14
2
作者 罗向阳 沈利 +1 位作者 陆佩忠 刘粉林 《信号处理》 CSCD 2004年第6期552-558,共7页
首先通过组合枚举方法寻找伪随机扰码序列的反馈多项式,然后利用基于卷积码的快速相关攻击方法对线性反馈移位寄存器(LFSR)的初态进行盲恢复。攻击过程分为两个关键步骤,第一步是快速找出尽可能多的校验方程,以构造具有强纠错能力的超... 首先通过组合枚举方法寻找伪随机扰码序列的反馈多项式,然后利用基于卷积码的快速相关攻击方法对线性反馈移位寄存器(LFSR)的初态进行盲恢复。攻击过程分为两个关键步骤,第一步是快速找出尽可能多的校验方程,以构造具有强纠错能力的超低码率的卷积码,第二步是实现超低码率的快速Viterbi译码。本文提出并实现了离线(offline)查找与在线(online)译码分工组合的方案。经过大量的实验仿真,本文描绘出了各种参数之间的关系图。 展开更多
关键词 扰码 卷积码 伪随机 低码率 VITERBI译码 线性反馈移位寄存器 LFSR 容错 枚举 恢复
在线阅读 下载PDF
部分向量奇偶位切分的LFSR重新播种方法 被引量:6
3
作者 梁华国 詹凯华 +1 位作者 蒋翠云 易茂祥 《计算机学报》 EI CSCD 北大核心 2007年第10期1689-1695,共7页
提出一种基于部分测试向量奇偶位切分的LFSR重新播种测试方法.针对确定测试集中各个测试向量包含确定位的位数有较大差异以及测试向量所含的确定位大多连续成块的特点,通过奇偶切分部分确定位较多的向量,使得编码压缩的LFSR度数得到有... 提出一种基于部分测试向量奇偶位切分的LFSR重新播种测试方法.针对确定测试集中各个测试向量包含确定位的位数有较大差异以及测试向量所含的确定位大多连续成块的特点,通过奇偶切分部分确定位较多的向量,使得编码压缩的LFSR度数得到有效降低,从而提高了测试数据压缩率.其解压缩电路仍然采用单个LFSR进行解码与切分向量的合并.与目前国际同类编码压缩方法相比,具有测试数据压缩率高、解压硬件开销低、测试数据传输协议简单等特点. 展开更多
关键词 LFSR编码 重新播种 奇偶位的切分 测试数据压缩 混合模式测试
在线阅读 下载PDF
基于优化编码的LFSR重播种测试压缩方案 被引量:4
4
作者 陈田 梁华国 +2 位作者 王伟 易茂祥 黄正峰 《计算机研究与发展》 EI CSCD 北大核心 2012年第2期443-451,共9页
大规模高密度集成电路测试中存在测试数据量大、测试功耗高等问题.提出了一种先通过编码优化测试集,再使用线性反馈移位寄存器(linear feedback shift register,LFSR)重播种的内建自测试方案.该方案通过自动测试模式生成工具得到被测电... 大规模高密度集成电路测试中存在测试数据量大、测试功耗高等问题.提出了一种先通过编码优化测试集,再使用线性反馈移位寄存器(linear feedback shift register,LFSR)重播种的内建自测试方案.该方案通过自动测试模式生成工具得到被测电路的确定测试集,再压缩为种子集存储在片上ROM中.压缩测试集的过程中,首先以降低测试功耗为目标,用少量确定位编码测试集中的部分测试立方,来增强解码后测试模式相邻位之间的一致性;然后以提高压缩率同时降低LFSR级数为目标,将测试立方编码为确定位含量更少的分段相容码(CBC),最后将以CBC编码的测试立方集压缩为LFSR种子集.实验证明所提出的方案在不影响故障覆盖率的前提下大量降低了测试功耗,并且具有更高的测试数据压缩率. 展开更多
关键词 可测性设计 低功耗 测试数据压缩 分段相容码 LFSR重播种
在线阅读 下载PDF
GF(2)上伪随机序列s~∞与~∞的复杂性分析 被引量:4
5
作者 王尚平 高虎明 王育民 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2002年第1期67-70,共4页
提出了域GF(2 )上伪随机序列s∞ 的极小多项式fs(x)与s∞ 按位取反后所得序列 s∞ 的极小多项式f s(x)之间的关系表达式 .关系表明f s(x)等于 (1+x)fs(x) ,若x =1不是fs(x)的根 ;f s(x)等于 (1+x)f1(x) ,若x =1是fs(x)的单根且fs(x)等于... 提出了域GF(2 )上伪随机序列s∞ 的极小多项式fs(x)与s∞ 按位取反后所得序列 s∞ 的极小多项式f s(x)之间的关系表达式 .关系表明f s(x)等于 (1+x)fs(x) ,若x =1不是fs(x)的根 ;f s(x)等于 (1+x)f1(x) ,若x =1是fs(x)的单根且fs(x)等于 (1+x)f1(x) ;f s(x)等于fs(x) ,若x =1是fs(x)的重根 .利用上述关系分析了域GF(2 )上伪随机序列sN 与 sN 的重量复杂度之间的关系 ,结果表明重量复杂度WCu(sN)和WCN-u(sN)的差不超过 1,这样可使重量复杂度的计算量减少一半 .文中所提出的关系可用于分析域GF(2 ) 展开更多
关键词 LFSR 线性复杂度 重量复杂度 流密码 伪随机序列
在线阅读 下载PDF
基于FPGA的HDLC协议的设计与实现 被引量:6
6
作者 张文昊 王俊 +1 位作者 于鹏飞 武伟 《电子器件》 CAS 2009年第3期696-699,共4页
高级数据链路控制(HDLC)协议是数字通信中的重要协议之一。通过分析当前实现HDLC协议的一般方法,指出其存在的一些弊端,提出了一种利用FPGA编程实现HDLC协议的硬件处理方法,并对FPGA如何实现HDLC协议的帧序列校验——循环冗余校验(CRC)... 高级数据链路控制(HDLC)协议是数字通信中的重要协议之一。通过分析当前实现HDLC协议的一般方法,指出其存在的一些弊端,提出了一种利用FPGA编程实现HDLC协议的硬件处理方法,并对FPGA如何实现HDLC协议的帧序列校验——循环冗余校验(CRC)进行了阐述。模块下载到硬件中测试通过,证实了FPGA实现HDLC协议的可行性,模块编程简单且易于修改使其在应用中具有很大的优越性。 展开更多
关键词 HDLC协议 FPGA CRC校验 线性反馈移位寄存器(LFSR)
在线阅读 下载PDF
一种嵌入式存储器内建自测试电路设计 被引量:6
7
作者 王丽 施玉霞 王友仁 《计算机测量与控制》 CSCD 2008年第5期624-626,共3页
随着存储器在芯片中变得越来越重要和半导体工艺到了深亚微米(deep-sub-micron,DSM)时代,对存储器的故障测试变得非常重要,存储器内建自测试(memory built—in self—test,MBIST)是一种有效测试嵌入式存储器的方法;给出了一种基于LFSR... 随着存储器在芯片中变得越来越重要和半导体工艺到了深亚微米(deep-sub-micron,DSM)时代,对存储器的故障测试变得非常重要,存储器内建自测试(memory built—in self—test,MBIST)是一种有效测试嵌入式存储器的方法;给出了一种基于LFSR的存储器内建自测试电路设计,采用LFSR设计的地址生成器的面积开销相当小,从而大大降低了整个测试电路的硬件开销;16×32b SRAM内建自测试电路设计实验验证了此方法的可行性,与传统的方法相比,它具有面积开销小、工作速度快和故障覆盖率高等优点。 展开更多
关键词 嵌入式存储器 SRAM 线性反馈移位寄存器(LFSR) 内建自测试
在线阅读 下载PDF
基于混沌系统的伪随机序列生成方法 被引量:8
8
作者 张雪锋 范九伦 《计算机工程与应用》 CSCD 北大核心 2010年第29期80-82,130,共4页
给出了一种循环迭代结构的伪随机序列生成方法。选择函数根据LFSR的计算结果进行取值,确定当前迭代计算使用的混沌系统,通过迭代计算产生相应的混沌序列,然后将生成的混沌序列进行相应的数制转换,将得到的二进制值序列作为产生的伪随机... 给出了一种循环迭代结构的伪随机序列生成方法。选择函数根据LFSR的计算结果进行取值,确定当前迭代计算使用的混沌系统,通过迭代计算产生相应的混沌序列,然后将生成的混沌序列进行相应的数制转换,将得到的二进制值序列作为产生的伪随机序列输出,同时将其作为反馈值与LFSR的反馈值进行相应的运算,运算结果作为LFSR的最终反馈值,实现对LFSR生成序列的随机扰动。通过实验对生成的伪随机序列进行了分析,结果表明,产生的序列具有良好的随机性和安全性。 展开更多
关键词 线性反馈移位寄存器(LFSR) 混沌系统 伪随机序列 随机性
在线阅读 下载PDF
基于Viterbi算法LFSR的恢复与设计 被引量:2
9
作者 罗向阳 陆佩忠 刘粉林 《计算机工程》 EI CAS CSCD 北大核心 2006年第17期178-180,183,共4页
通过优化传统Viterbi算法的存储结构,使其能够对约束长度较大、码率很低卷积码进行译码。离线构造Hamming距离对照表,给出了一种可查表的Viterbi硬判决快速译码算法。实验表明,当误码率为37%以下时,生成多项式的次数在60以内的LFSR(线... 通过优化传统Viterbi算法的存储结构,使其能够对约束长度较大、码率很低卷积码进行译码。离线构造Hamming距离对照表,给出了一种可查表的Viterbi硬判决快速译码算法。实验表明,当误码率为37%以下时,生成多项式的次数在60以内的LFSR(线性反馈移位寄存器)序列的初始状态,可进行快速恢复。与传统的Viterbi译码算法相比,算法的译码效率提高了几乎10倍左右。 展开更多
关键词 VITERBI算法 卷积码 LFSR序列 初念恢复
在线阅读 下载PDF
基于分组共享种子和位翻转的测试数据压缩方法 被引量:2
10
作者 张念 梁华国 +1 位作者 祝沈财 叶益群 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第8期1176-1180,共5页
文章提出了一种基于分组共享种子和位翻转的测试数据压缩方法。该方法根据测试集生成的特点,将确定位处于相同位置的测试向量分为一类,并将每类确定位不同处无关位化,合并得到每类的首模式,这就减少了首模式确定位的个数;同时每类中向... 文章提出了一种基于分组共享种子和位翻转的测试数据压缩方法。该方法根据测试集生成的特点,将确定位处于相同位置的测试向量分为一类,并将每类确定位不同处无关位化,合并得到每类的首模式,这就减少了首模式确定位的个数;同时每类中向量共享一个种子,减少了编码种子个数,提高种子的利用率,达到压缩测试数据的目的;解压时通过记录与LFSR重新播种展开序列确定位不同处的地址信息和翻转信号还原即可。实验表明,该方法与基于部分向量切分的LFSR重新播种方法和混合码相比,在压缩效率上具有明显的优势。 展开更多
关键词 测试数据压缩 LFSR重新播种 分组共享 翻转
在线阅读 下载PDF
多输出LFSR结构均匀分布伪随机数生成器的硬件设计优化 被引量:5
11
作者 谷晓忱 张民选 《武汉大学学报(信息科学版)》 EI CSCD 北大核心 2010年第5期566-569,共4页
通过公式推导,得出了使用硬件方式实现伪随机数生成器所消耗的硬件资源数量与输出位数和所产生随机数周期之间的关系,从理论层面上证明了多输出LFSR结构在硬件资源利用方面存在的优势;通过分析变换矩阵的结构以及反馈系数的特点,给出了... 通过公式推导,得出了使用硬件方式实现伪随机数生成器所消耗的硬件资源数量与输出位数和所产生随机数周期之间的关系,从理论层面上证明了多输出LFSR结构在硬件资源利用方面存在的优势;通过分析变换矩阵的结构以及反馈系数的特点,给出了提高该类随机数生成器工作速度的方法。在Xilinx Vertex 4FPGA上进行了大量的实验,实验结果验证了理论分析的正确性。 展开更多
关键词 伪随机数 LFSR 均匀分布伪随机数生成器 FPGA计算加速
原文传递
多输出外部反馈型LFSR均匀分布随机数生成器的分析与设计 被引量:6
12
作者 谷晓忱 张民选 《计算机工程与科学》 CSCD 北大核心 2009年第A01期80-83,共4页
本文系统地分析了多输出外部反馈LFSR方法产生均匀分布随机数的工作原理、变换矩阵的特点、产生随机数的周期以及LFSR的级数选择等问题,并提出了基于多输出外部反馈LFSR方法设计均匀分布随机数生成器的具体步骤。本文在Xilinx Vertex Ⅳ... 本文系统地分析了多输出外部反馈LFSR方法产生均匀分布随机数的工作原理、变换矩阵的特点、产生随机数的周期以及LFSR的级数选择等问题,并提出了基于多输出外部反馈LFSR方法设计均匀分布随机数生成器的具体步骤。本文在Xilinx Vertex Ⅳ FPGA上设计实现的23级16位输出的LFSR型均匀分布随机数生成器仅消耗了36个Slices资源和23个Flip Flops资源,工作频率可以达到993MHz,相对于多LFSR复用的实现方式,节约了90%以上的硬件资源。并且,该生成器产生的随机数可以通过K-S检测方法的质量评估。 展开更多
关键词 随机数生成器 多输出LFSR FPGA
在线阅读 下载PDF
[a,b]-自缩减生成器 被引量:2
13
作者 白恩健 王静 肖国镇 《计算机科学》 CSCD 北大核心 2004年第5期107-109,158,共4页
本文设计了一类新型的密钥流序列生成器-[a,b]-自缩减生成器,仅由一个线性反馈移位寄存器(LFSR)构成,利用相同的初始佚态和反馈多项式可以产生一大类伪随机序列。生成序列具有良好的密码学性质:指数级周期,指数级线性复杂度和良好的统... 本文设计了一类新型的密钥流序列生成器-[a,b]-自缩减生成器,仅由一个线性反馈移位寄存器(LFSR)构成,利用相同的初始佚态和反馈多项式可以产生一大类伪随机序列。生成序列具有良好的密码学性质:指数级周期,指数级线性复杂度和良好的统计特征。理论分析与局部随机性检验的实验数据都表明[a,b]-自缩减生成器适合于流密码系统的应用。 展开更多
关键词 密钥流序列生成器 自缩减生成器 线性反馈移位寄存器 LFSR 伪随机序列 周期 线性复杂度
在线阅读 下载PDF
基于部分相容的动态LFSR重新播种方法 被引量:1
14
作者 吴孝银 梁华国 +2 位作者 詹凯华 吴义成 李建新 《计算机工程与应用》 CSCD 北大核心 2008年第18期70-72,共3页
提出了一种基于部分动态LFSR重新播种的改进方法,利用向量的部分相容原理来减少需要编码的确定位的个数,提高数据压缩率。并使用时钟测试来减少生成测试向量所需的时间。实验结果表明,与目前国际同类编码压缩方法相比,该方法提高了编码... 提出了一种基于部分动态LFSR重新播种的改进方法,利用向量的部分相容原理来减少需要编码的确定位的个数,提高数据压缩率。并使用时钟测试来减少生成测试向量所需的时间。实验结果表明,与目前国际同类编码压缩方法相比,该方法提高了编码效率,节约了测试时间。 展开更多
关键词 内建自测试 LFSR线性反馈移位寄存器 测试数据压缩 相容 时钟测试
在线阅读 下载PDF
一种新的低功耗内建自测法——线性反馈移位寄存器结构的更改(英文) 被引量:1
15
作者 李锐 胡晨 +2 位作者 杨军 张哲 史又华 《电子器件》 CAS 2002年第3期245-249,共5页
本文提出了一种通过改变线性反馈移位寄存器 (LFSR)的结构实现低功耗内建自测试方法。在伪随机测试方式下 ,随着测试的进行 ,测试矢量的效率大幅降低。通过改变线性反馈移位寄存器的结构滤掉无效的测试矢量从而实现低功耗测试。实践证明 。
关键词 测试 DFT 低耗 BIST LFSR 线性反馈移位寄存器
在线阅读 下载PDF
一种用于低功耗BIST的多重抑制LFSR结构(英文) 被引量:1
16
作者 许舸夫 张哲 +2 位作者 胡晨 毛武晋 刘锋 《电子器件》 CAS 2002年第4期388-391,共4页
本文提出了一种多重抑制的线性反馈移位寄存器 (L FSR)结构来降低内建自测试 (BIST)的功耗。这种结构通过矢量间的距离而不是矢量本身来抑制对测试没有贡献的测试矢量子序列。用来估算功耗的电路内部 WSA(Weighted Switching Activity)... 本文提出了一种多重抑制的线性反馈移位寄存器 (L FSR)结构来降低内建自测试 (BIST)的功耗。这种结构通过矢量间的距离而不是矢量本身来抑制对测试没有贡献的测试矢量子序列。用来估算功耗的电路内部 WSA(Weighted Switching Activity)平均降低了 80 .3%。此外 ,这种结构的另一个优点是 :随着抑制次数的增加 。 展开更多
关键词 LFSR BIST 多重抑制 距离数 线性反馈移位寄存器 内建自测试
在线阅读 下载PDF
基于VHDL的参数化LFSR模型设计 被引量:1
17
作者 吴文全 李晖宙 朱威 《海军工程大学学报》 CAS 北大核心 2009年第3期89-94,共6页
利用VHDL二维数组模型定义LFSR的反馈状态查找表并实现了参数化LFSR反馈回路。对当前状态进行全零模式检测和条件异或运算,结合VHDL条件生成语句实现了参数化Bruijn计数器。定义循环模式计算函数来得到任意位数和模式下的LFSR尾状态,通... 利用VHDL二维数组模型定义LFSR的反馈状态查找表并实现了参数化LFSR反馈回路。对当前状态进行全零模式检测和条件异或运算,结合VHDL条件生成语句实现了参数化Bruijn计数器。定义循环模式计算函数来得到任意位数和模式下的LFSR尾状态,通过状态比较实现了任意循环模式下的参数化LFSR模型。软件综合结果表明,在不同的参数实现下,LFSR模型有优秀的时序性能,能够满足实际应用需要。 展开更多
关键词 LFSR 设计复用 参数化设计 VHDL Bruijn计数器
在线阅读 下载PDF
基于多配置LFSR的测试生成结构设计 被引量:2
18
作者 李鹏 颜学龙 孙元 《计算机工程与科学》 CSCD 北大核心 2014年第5期814-820,共7页
针对内建自测试技术中传统的测试生成故障覆盖率过低、硬件开销过大等缺点,提出了一种多配置LFSR的混合测试矢量生成结构,结构利用矩阵理论先后对随机性矢量和确定性矢量进行反馈网络的配置;针对确定性矢量的生成,提出了一种反馈配置解... 针对内建自测试技术中传统的测试生成故障覆盖率过低、硬件开销过大等缺点,提出了一种多配置LFSR的混合测试矢量生成结构,结构利用矩阵理论先后对随机性矢量和确定性矢量进行反馈网络的配置;针对确定性矢量的生成,提出了一种反馈配置解的寻优算法,在一定程度上减少了硬件开销,因结构生成的混合测试矢量可以同时检测出被测电路中的随机矢量可测性故障和抗随机性故障,进而保证了测试故障覆盖率。最后,通过实例和对几种综合基准电路的测试,验证了该方案的可行性。 展开更多
关键词 内建自测试 混合测试矢量 多配置LFSR 配置向量优化
在线阅读 下载PDF
逻辑内建自测移相器的设计与优化 被引量:2
19
作者 梁骏 胡海波 张明 《电路与系统学报》 CSCD 2004年第4期103-106,137,共5页
逻辑内建自测(Logic BIST)测试结构是今后系统芯片(SOC)设计中芯片测试的发展方向。由于LFSR(线性反馈移位寄存器)生成的伪随机序列的高相关性导致故障覆盖率达不到要求,采用移相器可以降低随机序列的空间相关性,提高Logic BIST的故障... 逻辑内建自测(Logic BIST)测试结构是今后系统芯片(SOC)设计中芯片测试的发展方向。由于LFSR(线性反馈移位寄存器)生成的伪随机序列的高相关性导致故障覆盖率达不到要求,采用移相器可以降低随机序列的空间相关性,提高Logic BIST的故障覆盖率。本文分析了移相器的数学理论并提出了移相器设计与优化算法。该算法可以得到最小时延与面积代价下的高效移相器。 展开更多
关键词 LFSR BIST 移相器 SOC DFT(可测性设计)
在线阅读 下载PDF
对称密码学在工业设备保密中的应用 被引量:3
20
作者 梁松峰 梁杰申 胡耀辉 《微计算机信息》 北大核心 2005年第08X期20-21,共2页
本文先分别介绍了对称密码学中的两个概念:线性反馈移位寄存器(LFSR)、收缩和自收缩发生器和RC5算法;接着介绍它们在设备保密中的应用和相应的电路设计。
关键词 线性反馈移位寄存器(LFSR) RC5算法 设备保密 PIC16F628
在线阅读 下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部