期刊文献+
共找到37篇文章
< 1 2 >
每页显示 20 50 100
基于FPGA的ITU-R BT.656数字视频转换接口系统 被引量:11
1
作者 向守坤 黄启俊 +2 位作者 江冠群 马建伟 程方敏 《电子测量技术》 2009年第4期113-117,共5页
针对MT9M111数字图像传感器,采用Cyclone系列EP1C6Q240C6作为主控芯片,设计并实现了ITU-R BT.656视频数据的采集、色彩空间转换、DVI-I显示控制的数字视频转换系统。系统可以将传感器的输入图像以1280×960(60Hz)和1280×1024(6... 针对MT9M111数字图像传感器,采用Cyclone系列EP1C6Q240C6作为主控芯片,设计并实现了ITU-R BT.656视频数据的采集、色彩空间转换、DVI-I显示控制的数字视频转换系统。系统可以将传感器的输入图像以1280×960(60Hz)和1280×1024(60Hz)格式输出到DVI-I显示器上,并具有图像静止功能,同时在系统空闲时,可以将系统设置为待机状态,来降低功耗。 展开更多
关键词 itu-r bt.656 数字视频转换 FPGA DVI-I
在线阅读 下载PDF
RGB格式数据向BT.656视频标准转换的关键技术 被引量:6
2
作者 张倩 胡健生 《液晶与显示》 CAS CSCD 北大核心 2011年第5期640-645,共6页
针对当前多数场合需要将RGB格式图像数据转换成BT.656视频标准的现状,提出了基于FPGA的实现方案,分析了系统的各组成模块和关键技术。利用状态转移机制,产生了BT.656视频标准时序;通过线性循环补偿法,避免了RGB向YUV格式转换的颜色失真... 针对当前多数场合需要将RGB格式图像数据转换成BT.656视频标准的现状,提出了基于FPGA的实现方案,分析了系统的各组成模块和关键技术。利用状态转移机制,产生了BT.656视频标准时序;通过线性循环补偿法,避免了RGB向YUV格式转换的颜色失真现象;使用带有输入输出选择控制功能的FIFO电路,解决了输入输出数据的速率匹配问题。仿真验证结果表明,所提出的方案效果良好,具有广阔的应用前景。 展开更多
关键词 RGB bt.656 状态转移 线性循环补偿法 FIFO
在线阅读 下载PDF
基于BT.656的电视视频硬件解码的分析与实现 被引量:4
3
作者 关春燕 章雪挺 刘敬彪 《电子器件》 CAS 2010年第3期366-369,共4页
根据ITU-R BT.656电视视频编码原理,通过硬件解码的方式将每一帧视频图像的有效数据提取出来后传送给播放器显示。同时在保持视频不失真的前提下将视频有效数据按照一定的比例规格进行过滤,最终实现按比例缩小视频的目的。这种通过硬件... 根据ITU-R BT.656电视视频编码原理,通过硬件解码的方式将每一帧视频图像的有效数据提取出来后传送给播放器显示。同时在保持视频不失真的前提下将视频有效数据按照一定的比例规格进行过滤,最终实现按比例缩小视频的目的。这种通过硬件解码的处理图像方式既能按比例缩小视频尺寸又能节省CPU的占用率,能很好的适应电视系统在手机等小屏幕视窗的数码产品的需求,具有广大的市场应用前景。 展开更多
关键词 bt656 视频解码 硬件解码 图像处理
在线阅读 下载PDF
BT.656数字视频解析及颜色空间转换 被引量:1
4
作者 高丽伟 殷世民 +1 位作者 梁永波 陈真诚 《桂林电子科技大学学报》 2017年第4期288-292,共5页
为满足干涉式成像光谱仪实时光谱复原系统的设计要求,利用可见光相机输出的可见光图像来模拟干涉图,提出了一种基于FPGA芯片的BT.656数字视频解析方法。利用信号延迟的方法检测BT.656视频信号的行控制信号,并根据亮度信号与色差信号的4... 为满足干涉式成像光谱仪实时光谱复原系统的设计要求,利用可见光相机输出的可见光图像来模拟干涉图,提出了一种基于FPGA芯片的BT.656数字视频解析方法。利用信号延迟的方法检测BT.656视频信号的行控制信号,并根据亮度信号与色差信号的4∶2∶2的特殊关系,通过采用不同时钟频率将信号有效分离并分别输出,实现了BT.656格式的数字视频解析。将解析后的YUV格式信号转换为RGB格式,再转为灰度图像,以灰度图像模拟干涉图数据,实现了以视频信号模拟干涉图信号。 展开更多
关键词 干涉 成像光谱仪 实时光谱复原 FPGA bt.656
在线阅读 下载PDF
采用FPGA通过BT.656接口实现传输4路视频流的方法 被引量:10
5
作者 刘潇 高峻 《电子工程师》 2006年第4期8-10,共3页
提出一种使用FPGA(现场可编程门阵列)实现一个ITU-R BT.656并行硬件接口传输4路CIF格式视频流的方法。该方法说明了从视频处理器到FPGA传输4路CIF格式视频流的数据结构,利用该数据结构,一个ITU-R BT.656的硬件接口可传输4路不同的CIF格... 提出一种使用FPGA(现场可编程门阵列)实现一个ITU-R BT.656并行硬件接口传输4路CIF格式视频流的方法。该方法说明了从视频处理器到FPGA传输4路CIF格式视频流的数据结构,利用该数据结构,一个ITU-R BT.656的硬件接口可传输4路不同的CIF格式的视频数据流。FP-GA将4路视频数据流分离、插值生成D1(720×576像素)格式的数据输出给视频处理器。这种方法提高了视频处理器的扩展性,增加了视频处理器输出视频的路数。 展开更多
关键词 数字视频流 ITU—R bt.656 4路CIF FPGA
在线阅读 下载PDF
一种校准线延时差异的方法分析
6
作者 刘文江 杨超 曲狄 《集成电路应用》 2024年第3期30-32,共3页
阐述一种在发送端通过自发自收的方式自动校准并行数据不同PIN延时的方法,可以有效提高接收芯片Clock和Data的相位裕度,降低因并行传输信号完整性指标较差,整个系统不稳定而出现花屏,闪屏的现象。
关键词 电路设计 bt656/bt1120 Skew校准
在线阅读 下载PDF
基于ARM和FPGA的双路远程视频监控系统设计 被引量:12
7
作者 张秋林 夏靖波 +1 位作者 邱婧 胡图 《液晶与显示》 CAS CSCD 北大核心 2011年第6期780-784,共5页
针对当前市场上对双路视频监控系统的需求,设计并实现了一种基于FPGA和ARM11的双路远程视频监控系统。该系统通过两个SAA7111A芯片接收解码两路CVBS信号,并在FPGA的控制下将两路信号合成一路传输给ARM11模块。ARM11模块将接收到的视频... 针对当前市场上对双路视频监控系统的需求,设计并实现了一种基于FPGA和ARM11的双路远程视频监控系统。该系统通过两个SAA7111A芯片接收解码两路CVBS信号,并在FPGA的控制下将两路信号合成一路传输给ARM11模块。ARM11模块将接收到的视频流打包压缩后发送到IP网上,客户端通过网络连接获取两路监控画面。经过测试表明,该系统性能稳定,能够实现双路视频信号的稳定播放,符合视频产品的设计要求。 展开更多
关键词 ARM FPGA 视频采集 itu-rbt.656 SAA7111A
在线阅读 下载PDF
基于FPGA的图像采集模块的设计 被引量:13
8
作者 李娟 刘艳滢 《仪表技术与传感器》 CSCD 北大核心 2012年第10期27-30,49,共5页
通过对图像采集原理的研究,完成了基于FPGA的图像采集模块的设计。在FPGA中完成了控制模块、有效数据提取模块、DDR控制模块、图像去隔行与帧率提升模块及显示模块的设计,实现了图像的解码、存储及显示。整个模块的设计是在软件开发平台... 通过对图像采集原理的研究,完成了基于FPGA的图像采集模块的设计。在FPGA中完成了控制模块、有效数据提取模块、DDR控制模块、图像去隔行与帧率提升模块及显示模块的设计,实现了图像的解码、存储及显示。整个模块的设计是在软件开发平台ISE10.1下,用VHDL语言编程实现的,并在以XC4VSX25芯片为核心的硬件平台上得到了验证。试验结果表明图像采集模块的设计是有效的,能实时显示相机采集到的图像。 展开更多
关键词 现场可编程门阵列(FPGA) 图像采集 I2C总线 DDRSDRAM itu-rbt 656
在线阅读 下载PDF
基于FPGA实现由多路复合信号传输到Camera Link传输的研究 被引量:4
9
作者 赖冬寅 吴云峰 +3 位作者 叶玉堂 王海林 陈镇龙 李毓光 《电子器件》 CAS 2009年第3期666-668,共3页
针对传统的复合视频信号直接传输图象信息具有抗干扰能力差,噪声大等缺点,提出了一个视频信号传输方式变换的新方案,利用Camera Link通信协议在数字信息领域具有传递距离远、抗干扰能力强的优点,实现了由4路实时的复合视频信号转换为1... 针对传统的复合视频信号直接传输图象信息具有抗干扰能力差,噪声大等缺点,提出了一个视频信号传输方式变换的新方案,利用Camera Link通信协议在数字信息领域具有传递距离远、抗干扰能力强的优点,实现了由4路实时的复合视频信号转换为1路高速的Camera Link格式的信号。这种方法改变了传统的复合视频信号直接传输图象信息的思维,从而为数字信息领域远距离多路实时视频信号的快速传送和处理提供了平台。 展开更多
关键词 复合视频信号 CAMERA LINK协议 FPGA bt.656
在线阅读 下载PDF
基于FPGA的视频采集及转换系统设计 被引量:3
10
作者 郑华强 刘晓明 +2 位作者 蔡飞 钟璐 高燕 《计算机与数字工程》 2010年第6期77-81,共5页
基于数字图像处理技术和FPGA(现场可编程门阵列)技术,针对高精度单色CCD视频传感器1010_M的输出规范,结合高速视频接口标准的需求,设计并实现了一种视频采集及转换系统。系统重点介绍了视频采集及转换系统硬件电路结构,软件设计流程,主... 基于数字图像处理技术和FPGA(现场可编程门阵列)技术,针对高精度单色CCD视频传感器1010_M的输出规范,结合高速视频接口标准的需求,设计并实现了一种视频采集及转换系统。系统重点介绍了视频采集及转换系统硬件电路结构,软件设计流程,主要相关电路设计和FPGA逻辑设计,并给出测试结果。 展开更多
关键词 现场可编程门阵列 数字图像处理 CVBS 1010_M图像传感器 LVDS itu-rbt.656
在线阅读 下载PDF
基于Blackfin DSP的实时视频采集接口设计与实现 被引量:8
11
作者 汪国有 姜远利 杨永祥 《计算机与数字工程》 2006年第1期125-128,共4页
针对ADI Blackfin 533 DSP,本文首先阐述该DSP和TI的视频解码芯片TVP5150构成的采集系统,然后讨论视频采集软件中数据的传输模式以及缓冲区参数选择问题,分析和试验表明,本系统能够以25fps速率实时采集D1(720×576)格式的视频数据,... 针对ADI Blackfin 533 DSP,本文首先阐述该DSP和TI的视频解码芯片TVP5150构成的采集系统,然后讨论视频采集软件中数据的传输模式以及缓冲区参数选择问题,分析和试验表明,本系统能够以25fps速率实时采集D1(720×576)格式的视频数据,采集程序占用DSP开销小于0.02%,占用SDRAM传输带宽约10%,能满足实时视频编码应用的要求。 展开更多
关键词 视频采集 itu-r bt.656 DSP 视频解码
在线阅读 下载PDF
数字视频信号捕捉控制器设计 被引量:1
12
作者 刘新宁 君懿 《电子器件》 CAS 2008年第6期1748-1752,共5页
在分析ITU-R BT.601/656数字视频标准及色彩空间变换原理基础上,采用Synopsys的EDA工具VCS设计了基于AMBA总线的可重用视频捕捉控制器IP核。全文在给出控制器结构的基础上详细介绍每个部分的设计,最后给出仿真结果。FPGA验证采用ALTERA... 在分析ITU-R BT.601/656数字视频标准及色彩空间变换原理基础上,采用Synopsys的EDA工具VCS设计了基于AMBA总线的可重用视频捕捉控制器IP核。全文在给出控制器结构的基础上详细介绍每个部分的设计,最后给出仿真结果。FPGA验证采用ALTERA的Stratix2芯片,外接OV7640视频数据采集芯片和LCD显示屏,成功完成了对图像的实时捕捉和处理。 展开更多
关键词 YCBCR RGB itu-rbt.601/656视频数据 异步FIFO FPGA验证
在线阅读 下载PDF
基于TVP5150的低功耗视频解码模块 被引量:12
13
作者 蒋陈铭 史小军 《电子工程师》 2008年第4期46-48,53,共4页
模拟视频信号解码既是视频应用的重要部分,又是后级数字信号处理的基础。为了适应于便携式设备的发展,研究了一种以TI公司的视频解码芯片TVP5150为核心、MSP430F2013单片机为控制器件的低功耗视频解码模块。单片机控制TVP5150的I2C总线... 模拟视频信号解码既是视频应用的重要部分,又是后级数字信号处理的基础。为了适应于便携式设备的发展,研究了一种以TI公司的视频解码芯片TVP5150为核心、MSP430F2013单片机为控制器件的低功耗视频解码模块。单片机控制TVP5150的I2C总线以及与PC机的串口通信。文中主要阐述了系统硬件设计、PC机与单片机通信软件设计(包括PC机部分和单片机部分)、单片机I2C总线控制软件设计以及模块输出信号的说明等。本模块的模拟视频信号解码为符合ITU-R BT656标准的数字YCbCr信号,具有良好的应用前景。 展开更多
关键词 视频解码 TVP5150 itu-r bt656 串口通信
在线阅读 下载PDF
基于DM642的双通道视频采集系统 被引量:1
14
作者 薛长松 李书义 《河南大学学报(自然科学版)》 CAS 北大核心 2007年第3期303-306,共4页
对基于DM642双通道视频采集系统的组成结构、工作原理进行了分析研究,并利用GEL语言实现双通道的切换控制,最后给出该系统的实验结果.结果表明双通道实时视频采集系统中两个通道协调切换控制性能良好.
关键词 双通道 视频端口 DM642 GEL bt.656
在线阅读 下载PDF
基于FPGA的模拟视频采集卡设计 被引量:3
15
作者 王一程 陶会锋 杨铭博 《现代计算机》 2015年第22期47-50,共4页
模拟视频信号采集是视频处理系统的重要部分,为后续数字视频信号的处理打下基础。为了提高视频采集和处理的实时性,设计一种基于FPGA芯片的视频采集卡。该采集卡以Cyclone III系列FPGA芯片为核心,通过视频解码芯片TVP5150将模拟视频信... 模拟视频信号采集是视频处理系统的重要部分,为后续数字视频信号的处理打下基础。为了提高视频采集和处理的实时性,设计一种基于FPGA芯片的视频采集卡。该采集卡以Cyclone III系列FPGA芯片为核心,通过视频解码芯片TVP5150将模拟视频信号转换为符合BT.656标准的数字信号,输入FPGA进行处理。实验表明该方案的有效性,能为同类产品的设计提供参考。 展开更多
关键词 FPGA 视频采集 TVP5150 bt.656
在线阅读 下载PDF
基于FPGA的TVP5150控制实现 被引量:3
16
作者 郑培秋 董慧颖 张启东 《数字技术与应用》 2009年第11期6-7,共2页
介绍了视频输入处理芯片TVP5150的功能与特点,着重分析了基于EPIC20控制TVP5150的硬件接口及对具有ITU—RBT.656格式的数字图像数据读取与处理。
关键词 VEP1C20 TVP5150 数字图像 ITU—R bt656
在线阅读 下载PDF
一种帧同步机的实用设计
17
作者 李煜 崔巍 +1 位作者 张徐亮 虞厥邦 《中国有线电视》 北大核心 2004年第19期49-52,共4页
主要介绍帧同步机的基本原理以及软硬件设计和实现 ,该系统的主要功能是使外来同步信号与本地同步信号同步 ,以防止在外来信号与本地信号切换时产生色度、亮度丢失以及图像抖动。
关键词 帧同步机 时基误差 ITU—R bt.656格式 I^2C总线
在线阅读 下载PDF
基于Windows CE实时视频采集与显示
18
作者 赵蓝飞 罗天放 《信息技术》 2011年第7期109-111,114,共4页
通过Platform Builder定制支持Camera Interface模块P通道DMA的Windows CE 5.0系统。该系统适用于三星S3C2440平台,在S3C2440硬件平台上运行的Windows CE 5.0系统环境下,配置Camera Interface模块ITU-R BT656格式数据被剪裁和缩放并通过... 通过Platform Builder定制支持Camera Interface模块P通道DMA的Windows CE 5.0系统。该系统适用于三星S3C2440平台,在S3C2440硬件平台上运行的Windows CE 5.0系统环境下,配置Camera Interface模块ITU-R BT656格式数据被剪裁和缩放并通过4个DMA通道实现实时视频数据的接收及"乒乓"数据缓存。并实现将数据缓冲区中图像数据在TFT-LCD上实时显示,最高分辨率可以达到640×480,实时显示速率达到22帧每秒。 展开更多
关键词 WINDOWS CE 5.0 剪裁 缩放 Camera接口 液晶模块DMA itu-rbt.656
在线阅读 下载PDF
基于TSK3000A视频采集系统IP核设计
19
作者 邓健志 程小辉 《电视技术》 北大核心 2012年第4期21-24,共4页
采用了32位微控制器TSK3000A、通用Wishbone总线规范IP核和BT656视频标准等。在FPGA软核设计时,采用了基于Openbus总线的系统设计方式,利用NB2开发验证平台,在Xilinx公司的Spartan-3系列FPGA芯片上下载实现,并接入平台进行验证。该设计... 采用了32位微控制器TSK3000A、通用Wishbone总线规范IP核和BT656视频标准等。在FPGA软核设计时,采用了基于Openbus总线的系统设计方式,利用NB2开发验证平台,在Xilinx公司的Spartan-3系列FPGA芯片上下载实现,并接入平台进行验证。该设计的系统可以将输入的模拟视频信号处理之后显示在TFT真彩LCD屏上,图像清晰,系统稳定,可移植性好。 展开更多
关键词 视频采集 IP核 TSK3000A WISHBONE总线 bt656标准
在线阅读 下载PDF
一种视频合成方法
20
作者 王雄勇 《电子设计工程》 2011年第7期74-76,共3页
为了在接口有限的CPU中传输多路视频数字信号,介绍了一种视频合成方法,通过FPGA把4路BT.656标准D1格式的视频信号合成为1路BT.656 D1格式的视频信号。A/D转换以后的视频信号是标准D1格式的数字视频信号,FPGA产生读写信号控制双口RAM读... 为了在接口有限的CPU中传输多路视频数字信号,介绍了一种视频合成方法,通过FPGA把4路BT.656标准D1格式的视频信号合成为1路BT.656 D1格式的视频信号。A/D转换以后的视频信号是标准D1格式的数字视频信号,FPGA产生读写信号控制双口RAM读写操作,先把D1格式的数字视频信号存进双口RAM,然后分时地读取4个RAM,把每路D1格式的数字视频信号缩小为CIF格式的数字视频信号,产生1个新的遵循BT.656标准的D1格式的视频信号。实践证明,此方法能有效地完成视频合成,达到设计要求。 展开更多
关键词 视频合成 bt.656 FPGA 数字视频
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部