期刊文献+
共找到103篇文章
< 1 2 6 >
每页显示 20 50 100
Design of 1 kbit antifuse one time programmable memory IP using dual program voltage
1
作者 金丽妍 JANG Ji-Hye +1 位作者 KIM Du-Hwi KIM Young-Hee 《Journal of Central South University》 SCIE EI CAS 2011年第1期125-132,共8页
A 1 kbit antifuse one time programmable(OTP) memory IP,which is one of the non-volatile memory IPs,was designed and used for power management integrated circuits(ICs).A conventional antifuse OTP cell using a single po... A 1 kbit antifuse one time programmable(OTP) memory IP,which is one of the non-volatile memory IPs,was designed and used for power management integrated circuits(ICs).A conventional antifuse OTP cell using a single positive program voltage(VPP) has a problem when applying a higher voltage than the breakdown voltage of the thin gate oxides and at the same time,securing the reliability of medium voltage(VM) devices that are thick gate transistors.A new antifuse OTP cell using a dual program voltage was proposed to prevent the possibility for failures in a qualification test or the yield drop.For the newly proposed cell,a stable sensing is secured from the post-program resistances of several ten thousand ohms or below due to the voltage higher than the hard breakdown voltage applied to the terminals of the antifuse.The layout size of the designed 1 kbit antifuse OTP memory IP with Dongbu HiTek's 0.18 μm Bipolar-CMOS-DMOS(BCD) process is 567.9 μm×205.135 μm and the post-program resistance of an antifuse is predicted to be several ten thousand ohms. 展开更多
关键词 one time programmable memory ip ANTIFUSE hard breakdown dual program voltage post-program resistance
在线阅读 下载PDF
区块链技术赋能IP价值链——基于Story Protocol可编程IP分析
2
作者 张大儒 叶同 《兰州工业学院学报》 2025年第3期106-111,共6页
以国外最新的IP区块链服务平台——Story Protocol作为案例,探讨其如何基于可编程IP技术优化IP价值链的各个环节。Story Protocol利用可编程IP技术和模块化的智能合约工具,实现了IP版税的智能共享、IP使用追踪、IP授权管理智能化,能有... 以国外最新的IP区块链服务平台——Story Protocol作为案例,探讨其如何基于可编程IP技术优化IP价值链的各个环节。Story Protocol利用可编程IP技术和模块化的智能合约工具,实现了IP版税的智能共享、IP使用追踪、IP授权管理智能化,能有效解决原创和二创、创作者和平台的矛盾。同时,通过搭建作品发布平台、内容管理系统、IP交易市场、IP金融市场和外部服务系统,为IP的交易、融资和AIGC作品的侵权检测和授权提供服务。最后,在案例分析的基础上围绕区块链前沿技术使用、IP二级市场构建和链上IP资产监管提出了相关建议。 展开更多
关键词 区块链技术 可编程ip 价值链 NFT
在线阅读 下载PDF
星载FlexRay数据总线自主可控IP核的设计与验证
3
作者 李云佳赟 安军社 周莉 《计算机工程》 北大核心 2025年第12期311-323,共13页
传统的星载数据总线控制器局部网(CAN)和1553B总线难以满足日益复杂的空间探测任务需求。地面成熟的FlexRay总线以其高速率、确定性、高可靠、拓扑灵活、低成本等优势,成为新型星载数据总线的研究热点。但FlexRay总线自主可控芯片欠缺... 传统的星载数据总线控制器局部网(CAN)和1553B总线难以满足日益复杂的空间探测任务需求。地面成熟的FlexRay总线以其高速率、确定性、高可靠、拓扑灵活、低成本等优势,成为新型星载数据总线的研究热点。但FlexRay总线自主可控芯片欠缺且相关器件主要面向汽车领域,限制了其在航天领域的部署应用。针对FlexRay总线协议复杂、星载任务可靠性要求高、受体积质量限制较大等技术难点,提出一种自主可控的高可靠FlexRay协议IP核的设计。通过自启动设计,解决FlexRay节点必须配备主机导致的成本、体积、质量增加问题;提出一种特殊消息帧负载段格式和处理方式,实现无主机节点的在轨维护;设计一种消息过滤方法,减少FlexRay节点不必要的消息处理开销;分析三模冗余方法,可有效减小单粒子翻转的影响;设计多种错误处理方式,有效防止异常节点干扰FlexRay网络。最后,通过Modelsim仿真测试、硬件测试平台测试以及示波器测试,对设计的FlexRay IP核进行功能、性能、可靠性测试,结果表明,该IP核与国外成熟的FlexRay芯片兼容,支持多节点通信,误码率小于10^(-12)。 展开更多
关键词 FLEXRAY总线 现场可编程门阵列 ip 星载 自主可控 数据总线
在线阅读 下载PDF
IP路由器技术发展趋势 被引量:4
4
作者 陈华南 黄勇军 朱永庆 《电信科学》 北大核心 2015年第4期139-141,153,共3页
在阐述IP路由器发展历程的基础上,结合业务发展需求,对路由器重点关注技术进行了分析与探讨。指出未来路由器应具备大容量、虚拟化、开放架构及软件可编程等特征,以推动未来IP网络向软件定义、云—网融合方向发展。
关键词 ip路由器 软件可编程技术 硅光子 高速接口
在线阅读 下载PDF
基于IP核的数选式浮点矩阵相乘设计 被引量:1
5
作者 肖宇 王建业 张伟 《电子技术应用》 北大核心 2011年第6期52-55,共4页
本文根据数选式矩阵运算特点,结合低阶矩阵运算IP核,采用将IP核嵌入到数选矩阵中,同时添加浮点加法运算的方法,实现浮点矩阵相乘。在节省资源消耗的同时提升了系统性能,并将改进的浮点矩阵运算在FPGA中实现。仿真结果表明该设计可行,具... 本文根据数选式矩阵运算特点,结合低阶矩阵运算IP核,采用将IP核嵌入到数选矩阵中,同时添加浮点加法运算的方法,实现浮点矩阵相乘。在节省资源消耗的同时提升了系统性能,并将改进的浮点矩阵运算在FPGA中实现。仿真结果表明该设计可行,具有一定的实际意义和应用前景。 展开更多
关键词 浮点矩阵相乘 嵌入式 ip 现场可编程门阵列
在线阅读 下载PDF
主从可配置I2C总线接口IP及其应用 被引量:4
6
作者 龚向东 黄虹宾 刘春平 《电讯技术》 北大核心 2010年第1期76-80,共5页
介绍了一种主从可配置I2C总线控制器IP核的硬件结构,在此基础上,着重论述了该I2C总线控制器IP在基于FPGA的Nios Ⅱ嵌入式系统中的应用方法,构建了一个包含主、从I2C总线控制器IP的可编程片上系统,在该系统上对多种电子器件进行了I2C总... 介绍了一种主从可配置I2C总线控制器IP核的硬件结构,在此基础上,着重论述了该I2C总线控制器IP在基于FPGA的Nios Ⅱ嵌入式系统中的应用方法,构建了一个包含主、从I2C总线控制器IP的可编程片上系统,在该系统上对多种电子器件进行了I2C总线传输测试,给出了应用实例。实验表明,该IP具有工作可靠、配置灵活和使用简便的特点。 展开更多
关键词 I2C总线控制器 ip 可配置性 可编程片上系统 NIOS Ⅱ处理器
在线阅读 下载PDF
SoC新技术——可编程逻辑IP核 被引量:1
7
作者 李安新 周祖成 《半导体技术》 CAS CSCD 北大核心 2001年第12期17-19,27,共4页
随着半导体技术的飞速发展,单个硅片上的集成度越来越高,SoC(System-On-a-Chip)已成为IC(Integrated Circuit)设计技术的主流。由于市场竞争的日益激烈,TTM(Time to Mark... 随着半导体技术的飞速发展,单个硅片上的集成度越来越高,SoC(System-On-a-Chip)已成为IC(Integrated Circuit)设计技术的主流。由于市场竞争的日益激烈,TTM(Time to Market)已成为一个非常重要的因素,直接影响到产品的市场份额和开发商的利润。如何更快、更有效的完成SoC设计逐渐成为人们关注的焦点。可编程逻辑IP核技术的出现有效的缩短了SoC的设计周期并使得芯片设计更具灵活性。本文将对这种技术进行详细的介绍。 展开更多
关键词 SOC 可编程逻辑ip 集成电路
在线阅读 下载PDF
面向SOPC的异构IP快速集成 被引量:1
8
作者 周学功 梁樑 +1 位作者 周博 彭澄廉 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第12期1844-1849,共6页
设计并实现了一个片上可编程系统(SOPC)设计工具ESIGE,它通过开放式的结构对不同来源的异构软核IP进行封装,对SOPC设计人员屏蔽了IP的复杂性·不同实现方式和不同总线接口的IP可以混合使用·ESIGE通过层次化的集成和灵活的IP互... 设计并实现了一个片上可编程系统(SOPC)设计工具ESIGE,它通过开放式的结构对不同来源的异构软核IP进行封装,对SOPC设计人员屏蔽了IP的复杂性·不同实现方式和不同总线接口的IP可以混合使用·ESIGE通过层次化的集成和灵活的IP互连方式支持复杂的IP互连结构,利用虚拟设计和自动化的IP集成显著地降低了SOPC设计的工作量· 展开更多
关键词 ip集成 片上可编程系统 嵌入式系统 快速样机平台
在线阅读 下载PDF
基于SOPC的LCD控制器IP核的设计与实现 被引量:8
9
作者 王刚 肖铁军 时建雷 《计算机工程与设计》 CSCD 北大核心 2009年第6期1404-1406,1431,共4页
介绍了一种针对LCD控制器IP核的设计方法该方法以Altera的软核处理器Nios Ⅱ为核心,通过对Avalon主端口的使用成功实现了对帧缓存读操作的硬件加速,并且本IP核以参数化概念设计,大大提高了控制器的可复用性。设计生成的LCD控制器IP核可... 介绍了一种针对LCD控制器IP核的设计方法该方法以Altera的软核处理器Nios Ⅱ为核心,通过对Avalon主端口的使用成功实现了对帧缓存读操作的硬件加速,并且本IP核以参数化概念设计,大大提高了控制器的可复用性。设计生成的LCD控制器IP核可以非常容易地添加到SOPC系统中,简化了底层编程人员对LCD屏的操作。实验结果表明,该设计具有较强的实用性和通用性。 展开更多
关键词 可编程片上系统 LCD控制器 ip Avalon主端口 参数化
在线阅读 下载PDF
IP组播技术的研究与应用实现 被引量:7
10
作者 徐立新 李宗斌 陈富民 《计算机工程与设计》 CSCD 2002年第5期39-42,共4页
摘 要:组播通信可有效地减轻网络负担,避免资源浪费,它是一种十分有效的通信方式。简要介绍了IP组播的网络体系结构和实现机制,提出了基于 Unix的Berkeley Socket和 Windows的Winsock v2的API应用编程的基本命令和方法步骤,为IP组... 摘 要:组播通信可有效地减轻网络负担,避免资源浪费,它是一种十分有效的通信方式。简要介绍了IP组播的网络体系结构和实现机制,提出了基于 Unix的Berkeley Socket和 Windows的Winsock v2的API应用编程的基本命令和方法步骤,为IP组播技术在今后的进一步应用和研究提供了一定的参考。 展开更多
关键词 ip组播技术 网络拥塞控制 数据包 计算机网络
在线阅读 下载PDF
FPGA IP核数字水印保护与检测技术 被引量:2
11
作者 聂廷远 刘海涛 +1 位作者 周立俭 李言胜 《半导体技术》 CAS CSCD 北大核心 2012年第8期585-589,607,共6页
数字水印技术是一种重要的知识产权核(IP)保护技术,也是应用最广泛的IP核保护技术。介绍了常用的数字水印生成方法,分析了在FPGA设计的各个层面(软核、固核、硬核)的IP核数字水印技术。IP核保护数字水印技术可以分为附加保护技术、约束... 数字水印技术是一种重要的知识产权核(IP)保护技术,也是应用最广泛的IP核保护技术。介绍了常用的数字水印生成方法,分析了在FPGA设计的各个层面(软核、固核、硬核)的IP核数字水印技术。IP核保护数字水印技术可以分为附加保护技术、约束保护技术和检测技术,从附加和约束两个方面分析了水印嵌入技术,介绍了水印检测技术,分析了各种方法的原理和优缺点。从性能影响、资源开销、透明性、安全性、可信度等5个方面,对几种典型的水印技术进行评估比较,最后指出数字水印技术需要解决的问题和发展趋势。 展开更多
关键词 知识产权核保护 数字水印 现场可编程门阵列 检测技术 片上系统
原文传递
多通道俄制军用串行总线FPGA的IP核设计 被引量:3
12
作者 刘安 王勇 李赞平 《电光与控制》 北大核心 2007年第3期107-111,共5页
介绍了俄罗斯军用标准ΓОСТ18977和PTM1495。重点进行了IP核总体设计,收发通道和CPU接口的详细设计,通过设置控制、状态等多功能寄存器实现各通道独立工作,软件设计采用状态机保证了协议通信的正确性,并在QuartusⅡ5.0集成开发环境... 介绍了俄罗斯军用标准ΓОСТ18977和PTM1495。重点进行了IP核总体设计,收发通道和CPU接口的详细设计,通过设置控制、状态等多功能寄存器实现各通道独立工作,软件设计采用状态机保证了协议通信的正确性,并在QuartusⅡ5.0集成开发环境下予以实现。经验证用本方法设计的IP核能很好地实现8通道同时收发的功能,且各个通道能独立设置通信频率、奇偶校验等,解决了以往该类芯片通道少、功能单一的缺点。 展开更多
关键词 现场可编程门阵列 FOCT18977 PTM1495 ip
在线阅读 下载PDF
基于FPGA的高速网络IP协议处理实现研究 被引量:2
13
作者 胡文静 王增 +1 位作者 肖雄伟 胡建伟 《湖南理工学院学报(自然科学版)》 CAS 2011年第2期36-38,48,共4页
实现了一种基于FPGA的嵌入式系统高速网络IP协议处理机制.通过在单片FPGA芯片中构建嵌入式微处理器、媒体访问控制器和嵌入式系统软件等模块实现了高速网络IP协议解析.在Xilinx公司XUPV5-LX110T开发板上进行了实际测试,结果表明基于FPG... 实现了一种基于FPGA的嵌入式系统高速网络IP协议处理机制.通过在单片FPGA芯片中构建嵌入式微处理器、媒体访问控制器和嵌入式系统软件等模块实现了高速网络IP协议解析.在Xilinx公司XUPV5-LX110T开发板上进行了实际测试,结果表明基于FPGA的嵌入式系统设备高速网络互联是可行的. 展开更多
关键词 高速网络 嵌入式微处理器 现场可编程门阵列 协议解析
在线阅读 下载PDF
IP流分类器的设计与实现 被引量:1
14
作者 王勇 周晴伦 林宁 《电子科技大学学报》 EI CAS CSCD 北大核心 2007年第S3期1362-1365,共4页
介绍了IP流分类器的设计和实现方法,采用SOPC的思想,在FPGA上实现了C8051功能、MAC模块、TCAM模块等,通过PHY芯片的RGMII接口与FPGA实现的MAC模块通信捕获IP数据包,使用TCAM模块对IP数据包进行分类。整个设计采用硬件描述语言Verilog HD... 介绍了IP流分类器的设计和实现方法,采用SOPC的思想,在FPGA上实现了C8051功能、MAC模块、TCAM模块等,通过PHY芯片的RGMII接口与FPGA实现的MAC模块通信捕获IP数据包,使用TCAM模块对IP数据包进行分类。整个设计采用硬件描述语言Verilog HDL来实现,通过仿真和实验证实该设计对实现高速IP流分类功能是可行的。 展开更多
关键词 内容可寻址存储器 以太网 现场可编程门阵列 ip流分类 介质访问控制子层
在线阅读 下载PDF
SPI IP核及其在微投影系统中的应用 被引量:1
15
作者 刘云川 龚向东 吴庆阳 《单片机与嵌入式系统应用》 2011年第2期27-30,共4页
介绍了SPI总线控制器IP核的硬件结构与应用方法,并着重介绍了该IP核在微投影系统中的使用,以完成微显示芯片的初始化。实验表明,该SPI总线接口使用灵活,便于移植,并且稳定可靠。
关键词 SPI总线控制器 NiosⅡ处理器 ip 可编程片上系统 微投影
在线阅读 下载PDF
基于多字节流水线的POS信号IP包提取算法 被引量:1
16
作者 左震 张羿猛 +1 位作者 唐贵林 黄芝平 《测试技术学报》 2009年第4期337-342,共6页
针对当今骨干网传输速率较高,现有的硬件设备很难对POS信号直接进行面向字节的IP包提取的问题,本文提出了一种便于FPGA(Field Programmable Gate Array)实现的基于多字节流水线的IP包提取算法,实现了对骨干网POS信号的线速处理.理论分... 针对当今骨干网传输速率较高,现有的硬件设备很难对POS信号直接进行面向字节的IP包提取的问题,本文提出了一种便于FPGA(Field Programmable Gate Array)实现的基于多字节流水线的IP包提取算法,实现了对骨干网POS信号的线速处理.理论分析和实际测试都表明,该方法适应了骨干网数据的高速、大容量的特点,能够满足当前以及今后高速光纤通信中数据提取的需要. 展开更多
关键词 多字节 流水线 ip包提取 POS 现场可编程门阵列(FPGA)
在线阅读 下载PDF
主动网络技术在IP网络应用研究
17
作者 陈妍 李增智 廖志刚 《小型微型计算机系统》 CSCD 北大核心 2005年第2期161-164,共4页
主动网络在新的协议和服务的部署方面有着传统网络无以伦比的优越性 .但是由于主动网络采用全新的体系结构 ,这极大地限制了主动网络的实际应用进度 .因此 ,国外的许多研究机构致力于主动网络技术在传统 IP网络上的应用研究 .全面综述... 主动网络在新的协议和服务的部署方面有着传统网络无以伦比的优越性 .但是由于主动网络采用全新的体系结构 ,这极大地限制了主动网络的实际应用进度 .因此 ,国外的许多研究机构致力于主动网络技术在传统 IP网络上的应用研究 .全面综述了目前在主动网络研究方面的最新进展 ,特别是主动网络技术在传统 IP网络应用方面的主要研究方向和最新进展 ,并对三个主要的研究方向进行了详细地分析和简单地比较 .最后指出了该领域中尚待解决的问题和研究方向 . 展开更多
关键词 主动网络 ip网络 可编程路由器 主动应用
在线阅读 下载PDF
弹性体工件在线检测系统中视频预处理IP核设计 被引量:1
18
作者 林辉 吴黎明 潘启军 《计算机应用》 CSCD 北大核心 2011年第10期2609-2611,2620,共4页
为了能够实时地检测弹性体工件的缺陷和尺寸,设计并实现了一种基于处理器局部总线(PLB)的视频预处理IP核。对IP核所采用的结构、卷积运算的硬件实现进行研究。用System Generator工具设计LOG滤波器,最终在现场可编程门阵列(FPGA)上实现... 为了能够实时地检测弹性体工件的缺陷和尺寸,设计并实现了一种基于处理器局部总线(PLB)的视频预处理IP核。对IP核所采用的结构、卷积运算的硬件实现进行研究。用System Generator工具设计LOG滤波器,最终在现场可编程门阵列(FPGA)上实现边缘检测算法。实验结果表明:与传统用软件实现边缘检测算法的方法相比,用IP核实现时间大幅减少,仅为40 ms,满足弹性体工件在线检测系统中实时预处理视频的要求。 展开更多
关键词 现场可编程门阵列 ip 在线检测 视频预处理 边缘检测
在线阅读 下载PDF
基于Avalon总线TLC5628自定义IP核的开发 被引量:2
19
作者 史雪峰 傅华明 阿日贡巴彦尔 《现代电子技术》 2008年第4期84-86,共3页
简要介绍SoPC及Avalon总线,详细阐述基于Avalon总线TLC5628自定义IP核的开发流程。在软硬件设计通过测试后利用SoPC Builder提供的"元件编辑器"进行TLC5628自定义IP核的封装和发布。TLC5628自定义IP核的开发及发布对其他用户... 简要介绍SoPC及Avalon总线,详细阐述基于Avalon总线TLC5628自定义IP核的开发流程。在软硬件设计通过测试后利用SoPC Builder提供的"元件编辑器"进行TLC5628自定义IP核的封装和发布。TLC5628自定义IP核的开发及发布对其他用户在使用TLC5628进行项目开发时能明显缩短研发周期、降低工作强度。此外,对开发较复杂的IP核具有一定的借鉴作用。 展开更多
关键词 可编程片上系统 AVALON总线 自定义ip TLC5628数/模转换器
在线阅读 下载PDF
UPFC控制器IP设计 被引量:6
20
作者 李兰英 沈艳红 《电力系统保护与控制》 EI CSCD 北大核心 2010年第11期104-108,共5页
针对统一潮流控制器(UPFC)的物理模型控制系统实现时要求频率跟踪电网、幅值和相位连续可调的关键技术问题,采用现场可编程门阵列(FPGA)的设计方法,给出了UPFC物理模型控制系统的FPGA解决方案。阐述了其软硬件设计思想和方法,利用Alter... 针对统一潮流控制器(UPFC)的物理模型控制系统实现时要求频率跟踪电网、幅值和相位连续可调的关键技术问题,采用现场可编程门阵列(FPGA)的设计方法,给出了UPFC物理模型控制系统的FPGA解决方案。阐述了其软硬件设计思想和方法,利用Altera公司的EDA开发工具QuartusⅡ,采用开关损耗最小脉宽调制(PWM)方法设计了一个基于Avalon总线接口的统一潮流控制器的IP核,给出了UPFCIP核的功能及其结构,对调制波幅值和相位设置、调制波寻址、数据查找及幅值计算等子模块进行了详细描述,并利用Simulator和嵌入式逻辑分析仪SignalTapⅡ进行了仿真验证。UPFC的FPGA解决方案使其整体性能大幅度提高。 展开更多
关键词 统一潮流控制器 现场可编程门阵列 开关损耗最小脉宽调制 ip 仿真
在线阅读 下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部