期刊文献+
共找到14篇文章
< 1 >
每页显示 20 50 100
基于EP1C3的PCI任意波模块的设计 被引量:2
1
作者 童子权 苏振伟 《国外电子测量技术》 2007年第10期47-49,56,共4页
本文提出了一种价位低廉、体积小巧的高性能PCI任意波发生器解决方案。通过一片EP1C3来实现32位DDS内核波形发生控制逻辑,采用Altera公司的PCIIPcore来实现PCI接口逻辑,再辅以高性能的信号调理电路使得该波形发生器采样率达到100MSPS、4... 本文提出了一种价位低廉、体积小巧的高性能PCI任意波发生器解决方案。通过一片EP1C3来实现32位DDS内核波形发生控制逻辑,采用Altera公司的PCIIPcore来实现PCI接口逻辑,再辅以高性能的信号调理电路使得该波形发生器采样率达到100MSPS、40MHz正弦波输出、64k任意波存储深度。同时,在Labwindows/CVI环境下开发了PCI接口程序和软面板,该系统广泛应用于工控、医疗等领域。 展开更多
关键词 任意波形发生器 DDS ep1c3 PCI接口
在线阅读 下载PDF
基于EP1C3T144C8的PWM控制器设计 被引量:4
2
作者 蔡华锋 张杰 +1 位作者 张迪煊 廖冬初 《船电技术》 2007年第4期236-239,共4页
本文介绍了以EP1C3T144C8为控制核心的PWM控制器的设计方法。详细描述了FPGA内部结构设计过程,并以电压源型逆变电路为研究对象,通过了仿真波形和实验结果验证了本设计的可行性。
关键词 ep1c3T144C8 PWM控制器 FPGA
在线阅读 下载PDF
基于EP1C3T144的最小系统开发板的设计 被引量:6
3
作者 章丽萍 周凤星 《武汉科技大学学报》 CAS 2007年第3期293-295,307,共4页
提出一种新的FPGA最小系统开发板的设计思想,开发板以ALTERA公司的Cyclone系列的EP1C3T144为主芯片,配有I/O口、有源晶振、EP1C3T144芯片、电压转换芯片、两个配置接口(JTAG模式和AS模式)和AS串行配置芯片。开发板对I/O口的扩展作了进... 提出一种新的FPGA最小系统开发板的设计思想,开发板以ALTERA公司的Cyclone系列的EP1C3T144为主芯片,配有I/O口、有源晶振、EP1C3T144芯片、电压转换芯片、两个配置接口(JTAG模式和AS模式)和AS串行配置芯片。开发板对I/O口的扩展作了进一步的改进,并以试验DDS为例,对该开发板的应用和功能进行验证。 展开更多
关键词 FPGA ep1c3T144 正弦信号发生器
在线阅读 下载PDF
基于EP1C3的智能光栅数显系统设计与实现
4
作者 王特治 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z2期1569-1571,共3页
在分析光栅数显系统计数器电路功能要求的基础上,采用ALTERA公司的Cyclone FPGA芯片EP1C3得到一种设计灵活、性价比高的实现方案,详细阐述了方案的实施细节。
关键词 光栅数显系统 ep1c3 计数器电路
在线阅读 下载PDF
基于FPGA的DDS信号源设计 被引量:9
5
作者 陈永泰 潘志浪 《电子元器件应用》 2007年第9期45-47,共3页
描述了直接数字频率合成(DDS)的特点和原理,给出了一种用Altera的FPGA器件(EP1C3T144)设计DDS信号源的实现方案,同时给出了系统外围电路的设计方法及测试结果。
关键词 直接数字频率合成器 现场可编程门阵列 ep1c3T144 DDS FPGA
在线阅读 下载PDF
基于FPGA的SOPC嵌入式系统设计 被引量:3
6
作者 吴年祥 谢发忠 《中国西部科技》 2009年第8期3-5,共3页
SOPC(Systemon Programmable Chip)嵌入式设计是一个崭新的嵌入式系统设计技术。它将处理器、存储器、I/O口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为... SOPC(Systemon Programmable Chip)嵌入式设计是一个崭新的嵌入式系统设计技术。它将处理器、存储器、I/O口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为一体的嵌入式系统。其核心采用Altera公司Cyclone系列的EP1C3T144,并配以丰富的外设,如键盘阵列、各种通信传输接口等。整个系统设计灵活、可扩充、可升级,并且具备软硬件在系统中可编程的功能。不仅可以应用于科研领域,也可以适应高校嵌入式系统实验教学的需要。 展开更多
关键词 FPGA SOPC NOB ep1c3T1 44 嵌入式系统
在线阅读 下载PDF
3种脉冲计数检测电路的设计与分析 被引量:4
7
作者 王亭岭 熊军华 《华北水利水电学院学报》 2010年第4期76-79,共4页
为实时在线测量电力线的线径,设计了3种基于光栅位移传感器的脉冲计数电路,其控制核心分别采用8051系列芯片STC12C5A60S2,FPGA芯片EP1C3和16位定点DSP芯片TMS320F2407,对比分析了不同方案下的控制效果.实验结果表明:基于FPGA的脉冲计数... 为实时在线测量电力线的线径,设计了3种基于光栅位移传感器的脉冲计数电路,其控制核心分别采用8051系列芯片STC12C5A60S2,FPGA芯片EP1C3和16位定点DSP芯片TMS320F2407,对比分析了不同方案下的控制效果.实验结果表明:基于FPGA的脉冲计数方法和基于DSP的脉冲计数方法的外围电路简单,精度高,抗干扰能力强,但开发成本较高,基于FPGA的脉冲计数方法侧重于硬件设计,需要掌握VHDL语言;基于DSP的脉冲计数方法需要掌握DSP芯片复杂的内部结构及开发流程,注重于算法的实现. 展开更多
关键词 脉冲计数 8051/STC12C5A60S2 FPGA/ep1c3 DSP/TMS320F2407 QEP电路
在线阅读 下载PDF
基于FPGA的SOPC嵌入式系统设计 被引量:4
8
作者 王伟 《淮北职业技术学院学报》 2013年第1期137-138,共2页
SOPC嵌入式设计是一个崭新的、富有生机的嵌入式系统设计技术。它是将处理器、存储器、I/O口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为一体的嵌入式系... SOPC嵌入式设计是一个崭新的、富有生机的嵌入式系统设计技术。它是将处理器、存储器、I/O口等系统设计需要的模块集成在一起,设计集成为相对独立的IP核,从而完成实际生产和科研所需要的各种功能。该系统是集EDA和SOPC为一体的嵌入式系统。其核心采用Altera公司Cyclone系列的EP1C3T144,并配以丰富的外设。整个系统设计灵活、可裁减、可扩充、可升级,并且具备软硬件在系统可编程的功能。其不仅可以应用于科研领域,也可以适应国内高校嵌入式系统实验教学的需要。 展开更多
关键词 FPGA SOPC NIOSII 嵌入式系统 ep1c3T144
在线阅读 下载PDF
便携式超高频RFID读写器的FPGA实现 被引量:4
9
作者 晏勇 《单片机与嵌入式系统应用》 2011年第10期32-35,共4页
设计了基于ISO18000-6C标准的USB2.0数据通信协议便携式射频读写器。以Altera EP1C3T144为核心控制器、CC1100为RF收发器、CH372为USB接口器件,组成了该硬件系统。经测试,系统收发频率为889MHz,最高数据传输速率为240kbps,天线发射功率... 设计了基于ISO18000-6C标准的USB2.0数据通信协议便携式射频读写器。以Altera EP1C3T144为核心控制器、CC1100为RF收发器、CH372为USB接口器件,组成了该硬件系统。经测试,系统收发频率为889MHz,最高数据传输速率为240kbps,天线发射功率为1.1dBm,读写器稳定传输距离为1m,数据传输准确,系统读写稳定可靠,抗干扰能力强,适用于各种复杂EMI环境。 展开更多
关键词 ISO18000 6C 高频RFID ep1c3T144 CC1100 CH372
在线阅读 下载PDF
基于FPGA的数字通信实训平台的设计与实现 被引量:1
10
作者 王俊 徐宏庆 《电子设计工程》 2013年第23期103-107,共5页
本实训平台着眼于提升高职层次学生的职业能力,围绕典型的数字通信系统模型,设计了扩展性强、可测性好的FPGA核心板,并开发了多个配套的功能模块。凭借着FPGA强大的硬件可编程能力,创设了分层递进的实验模式。学生通过逐步深入的实验项... 本实训平台着眼于提升高职层次学生的职业能力,围绕典型的数字通信系统模型,设计了扩展性强、可测性好的FPGA核心板,并开发了多个配套的功能模块。凭借着FPGA强大的硬件可编程能力,创设了分层递进的实验模式。学生通过逐步深入的实验项目,牢牢掌握数字通信系统构成的基本要素,同时初步掌握实现现代通信产品的典型技术手段。 展开更多
关键词 FPGA 数字通信系统 ep1c3T144 QuartusⅡ9 0 片上通信系统
在线阅读 下载PDF
一种新型高速视频数据采集处理系统方案设计
11
作者 徐迎曦 李传锋 +1 位作者 刘仁峰 王玲 《机床与液压》 北大核心 2004年第11期135-137,共3页
本文在传统CPLD +FIFO +DSP视频采集处理方案的基础上 ,提出了一种应用新型、低成本芯片设计的经济 ,高性能、高集成度的FPGA +DSP新方案 。
关键词 EPI C3 DSP 高速视频采集处理
在线阅读 下载PDF
基于DDS技术的多功能信号源设计 被引量:2
12
作者 毛群 《西昌学院学报(自然科学版)》 2018年第3期88-90,115,共4页
以FPGA(EP1C3T144C8)为核心,在Quartus II开发平台上,采用层次化设计方法,利用DDS技术实现三相正弦信号输出、调幅(AM)、调频(FM)功能,进一步设计ASK数字调制解调,最终实现一款功能多样、扩展性和升级换代能力强的信号源,经功能仿真与测... 以FPGA(EP1C3T144C8)为核心,在Quartus II开发平台上,采用层次化设计方法,利用DDS技术实现三相正弦信号输出、调幅(AM)、调频(FM)功能,进一步设计ASK数字调制解调,最终实现一款功能多样、扩展性和升级换代能力强的信号源,经功能仿真与测试,达到设计要求,系统电路简单可靠,成本低、升级变换灵活,在电子测量、通信等领域有一定应用空间。 展开更多
关键词 三相正弦信号 FPGA(ep1c3T144C8) DDS AM FM
在线阅读 下载PDF
基于FPGA的数据采集系统的设计 被引量:2
13
作者 张玉华 《计算机与信息技术》 2010年第10期56-58,61,共4页
以一片高速双通道A/D转换器AD9288为核心,在可编程逻辑器件EP1C3T144C6的控制下构成双通道数据采集系统。系统设计具有速度高、控制灵活方便等特点,且系统价格适中。
关键词 信号调理电路 AD9288 ep1c3T144C6
原文传递
具有功率输出的DDS函数发生器
14
作者 周永宏 《信息与电脑(理论版)》 2011年第8期180-181,共2页
基于FPGA设计了一个DDS函数发生器,能产生频率、幅度、相位可调的正弦波、方波、锯齿波及三角波,幅度在0~6V范围内连续可调,输出信号频率范围为76Hz~5MHz,频率步进值为76Hz,信号初始相位可以在0°~360°之内任意设置,以LM38... 基于FPGA设计了一个DDS函数发生器,能产生频率、幅度、相位可调的正弦波、方波、锯齿波及三角波,幅度在0~6V范围内连续可调,输出信号频率范围为76Hz~5MHz,频率步进值为76Hz,信号初始相位可以在0°~360°之内任意设置,以LM386为核心设计了一个功率放大器,可使频率范围为0~300KHz的信号具有功率输出能力。系统结构简单,成本低廉,精度高,控制灵活,具有广阔的应用的前景。 展开更多
关键词 DDS 控制字 ep1c3TC144 功率放大 LM386
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部