期刊文献+
共找到5,145篇文章
< 1 2 250 >
每页显示 20 50 100
新工科背景下基于CDIO模式的《CPLD/FPGA应用技术》课程教学改革探索
1
作者 张凤娟 余波 荣继芳 《家电维修》 2025年第4期34-36,共3页
《CPLD/FPGA应用技术》是高职院校电子信息类专业的核心课程,本文结合新工科建设需求,阐述该课程教学现状、CDIO模式内涵,以及对课程进行的基于CDIO模式的教改实践过程。教改实践结果表明,基于CDIO模式的《CPLD/FPGA应用技术》改革能够... 《CPLD/FPGA应用技术》是高职院校电子信息类专业的核心课程,本文结合新工科建设需求,阐述该课程教学现状、CDIO模式内涵,以及对课程进行的基于CDIO模式的教改实践过程。教改实践结果表明,基于CDIO模式的《CPLD/FPGA应用技术》改革能够有效培养学生的创新能力和工程实践能力,满足新时代、新工科的发展需要。 展开更多
关键词 新工科建设 CDIO cpld/FPGA应用技术 教学改革
在线阅读 下载PDF
基于CPLD控制的智能灯时序控制电路设计
2
作者 张权 《光源与照明》 2025年第5期39-41,共3页
文章概述了复杂可编程逻辑器件(complex programmable logic device,CPLD),提出了CPLD时序控制算法设计、时序控制电路设计与CPLD输出电路的设计方案。测试表明,基于CPLD控制的智能灯时序控制电路设计提高了智能灯控制的时序稳定性与响... 文章概述了复杂可编程逻辑器件(complex programmable logic device,CPLD),提出了CPLD时序控制算法设计、时序控制电路设计与CPLD输出电路的设计方案。测试表明,基于CPLD控制的智能灯时序控制电路设计提高了智能灯控制的时序稳定性与响应速度。 展开更多
关键词 cpld 智能灯 时序控制 电路设计
在线阅读 下载PDF
基于CPLD的IRIG-B码解析模块设计
3
作者 周琦 宣志祥 石博凡 《信息系统工程》 2025年第11期134-137,共4页
随着我国国防科技和信息技术的不断发展,时间统一系统作为一个能够提供标准时间和频率信号,以实现整个系统时间及频率信息统一的整套电子设备,承担着越来越重要的功能。IRIG-B码作为众多时间统一系统中常用的授时协议,有着重要作用。随... 随着我国国防科技和信息技术的不断发展,时间统一系统作为一个能够提供标准时间和频率信号,以实现整个系统时间及频率信息统一的整套电子设备,承担着越来越重要的功能。IRIG-B码作为众多时间统一系统中常用的授时协议,有着重要作用。随着国产化替代的推进,对IRIG-B码的解码设计提出了更高的要求。本文以安路科技的国产CPLD为平台,使用Verilog HDL语言设计一个IRIG-B码解析模块,经测试验证,此解码模块设计具有所需资源少、准确度高、稳定性强等特点。 展开更多
关键词 IRIG-B码 cpld Verliog HDL
在线阅读 下载PDF
基于DSP和CPLD架构的航空双凸极电机驱动控制系统研究
4
作者 赵雅周 袁静兰 +1 位作者 张玉梅 李亚莉 《微特电机》 2025年第8期82-86,88,共6页
双凸极电机结构牢固,用于航空起动发电机,能显著减少系统的维护工作。针对航空发动机起动转矩大的特点,提出了一种基于DSP和CPLD架构的双凸极电机驱动控制系统,根据DSP和CPLD各自的结构特点,以及驱动控制的功能需求,采用模块化设计方法,... 双凸极电机结构牢固,用于航空起动发电机,能显著减少系统的维护工作。针对航空发动机起动转矩大的特点,提出了一种基于DSP和CPLD架构的双凸极电机驱动控制系统,根据DSP和CPLD各自的结构特点,以及驱动控制的功能需求,采用模块化设计方法,对DSP和CPLD各自所需承担的功能进行划分研究。其中,DSP主要完成电机的闭环控制算法和起动电流控制,CPLD负责生成电机开关信号与转速测量和生成12相驱动信号。仿真和实验结果表明,该驱动控制系统能够可靠高效地完成电机的控制,实现双凸极电机的抑制转矩脉动和电流控制,确保航空发动机的平稳起动。 展开更多
关键词 电励磁双凸极电机 DSP cpld 仿真验证
在线阅读 下载PDF
DSP联合CPLD外接AD7606和AD5344的方法与设计 被引量:1
5
作者 卢军祥 马保慧 +3 位作者 吴保宁 蔺满强 姚玉玺 陈改霞 《电气传动自动化》 2024年第5期17-21,46,共6页
TMS320F28335 DSP具有强大的控制及信号处理能力,能够实现复杂的控制算法,在数字电源、变频器等工业控制领域得到了广泛的应用。详细介绍了通过对DSP的XINTF接口地址线和数据线的分时复用,联合CPLD芯片实现DSP与AD7606、AD5344等外部设... TMS320F28335 DSP具有强大的控制及信号处理能力,能够实现复杂的控制算法,在数字电源、变频器等工业控制领域得到了广泛的应用。详细介绍了通过对DSP的XINTF接口地址线和数据线的分时复用,联合CPLD芯片实现DSP与AD7606、AD5344等外部设备连接,并将CPLD剩余IO引脚拓展给DSP使用的方法和设计,主要解决DSP资源有限而需外接多设备(如AD芯片、DA芯片、数字键盘、SD卡、LCD等)的问题,通过外拓CPLD极大地增强了DSP外接设备的能力、拓宽了DSP的使用范围。 展开更多
关键词 DSP XINTF cpld AD7606 AD5344 DSP接口拓展
在线阅读 下载PDF
基于CPLD+STM32F1的同步触发装置的设计
6
作者 王帅 陈国旗 《电工技术》 2024年第20期149-152,共4页
外场测试中设备位于不同的3个位置且距离较远,基于实测中异地联调设备同步触发的需求,设计了同步触发装置。上位机通过USB数据线实现对同步触发装置的控制。选择CPLD(可编程逻辑器件)+STM32F1作为控制芯片,以和芯星通UM220-Ⅲ L双模高... 外场测试中设备位于不同的3个位置且距离较远,基于实测中异地联调设备同步触发的需求,设计了同步触发装置。上位机通过USB数据线实现对同步触发装置的控制。选择CPLD(可编程逻辑器件)+STM32F1作为控制芯片,以和芯星通UM220-Ⅲ L双模高性能授时模块作为时间同步的基准,并使用合适的高精度晶振作为内部时钟源,保证高精度的触发控制。介绍了同步触发装置的软硬件设计,装置小巧、便捷、精准。同步触发装置通过USB口接收上位机指令,STM32F1处理指令并进行相应动作,CPLD具有强大的逻辑和时序功能,可以在系统编程,调试方便,完成预定波形的输出。在线仿真结果显示同步触发装置的精度在毫秒级,且具有较强的同步性。 展开更多
关键词 cpld STM32 同步触发 单片机
在线阅读 下载PDF
基于CPLD的激光驾束制导信息场检测算法研究
7
作者 王仁智 吴江波 张丹丹 《自动化应用》 2024年第23期133-136,共4页
激光驾束制导设备不易被干扰和命中精度高的优点使其被广泛使用,而激光驾束制导装备的关键技术是信息场的有效检测。传统的模拟电路检测方法存在装备体积大、一致性差、参数更改不便等缺点。基于此,提出了一种基于CPLD芯片的信息场检测... 激光驾束制导设备不易被干扰和命中精度高的优点使其被广泛使用,而激光驾束制导装备的关键技术是信息场的有效检测。传统的模拟电路检测方法存在装备体积大、一致性差、参数更改不便等缺点。基于此,提出了一种基于CPLD芯片的信息场检测算法,该算法有效提高了系统集成度,使参数变更和装备升级更加灵活。同时,通过MATLAB软件仿真及硬件设计共同实现了实验室实物仿真测试,与传统的模拟电路检测方法对比验证了所提算法的优越性。 展开更多
关键词 激光驾束制导 信息场检测 cpld芯片
在线阅读 下载PDF
基于CPLD/FPGA的出租车计费器 被引量:3
8
作者 吴冬梅 吴延海 邓玉玖 《电子技术应用》 北大核心 2004年第11期71-73,共3页
介绍了出租车计费器系统的组成及工作原理,简述了在EDA平台上用单片CPLD器件构成该数字系统的设计思想和实现过程。论述了车型调整模块、计程模块、计费模块、译码动态扫描模块等的设计方法与技巧。
关键词 计费 cpld/FPGA 译码 数字系统 模块 EDA平台 cpld器件 动态扫描 单片 设计方法
在线阅读 下载PDF
基于CPLD的复杂脉冲产生器设计方法 被引量:2
9
作者 王小哲 程俊斌 潘雨 《现代电子技术》 2005年第9期93-95,共3页
复杂可编程逻辑器件(CPL D)的出现使一些复杂、繁琐的数字逻辑电路更加容易实现,并且随着CPL D集成度的提高,广大EDA设计师们越来越多地使用他去设计数字电路。通过利用复杂可编程逻辑器件CPL D和其软件开发平台Max+Plus 实现一变周期... 复杂可编程逻辑器件(CPL D)的出现使一些复杂、繁琐的数字逻辑电路更加容易实现,并且随着CPL D集成度的提高,广大EDA设计师们越来越多地使用他去设计数字电路。通过利用复杂可编程逻辑器件CPL D和其软件开发平台Max+Plus 实现一变周期、变占空比的复杂脉冲产生器为例,证明了用CPL D设计复杂数字逻辑电路的便捷性。 展开更多
关键词 产生器 复杂可编程逻辑器件(cpld) 设计方法 脉冲 Max+PlusⅡ 数字逻辑电路 软件开发平台 cpld设计 数字电路 集成度 设计师 EDA 变周期 占空比 便捷性
在线阅读 下载PDF
CPLD通用板级测试验证系统设计与实现
10
作者 陆爱春 王炎鑫 +2 位作者 钱子健 梁蕾 杨成山 《中国科技期刊数据库 工业A》 2024年第3期038-044,共7页
本文从资源统筹、集约验证角度出发,根据CPLD的主流使用需求制定通用板级验证项目,提出一种通用板级测试验证系统的设计方法,从系统架构、硬件平台设计、软件平台设计等方面进行了研究,实现被测CPLD主要功能性能测试、测试结果自动判定... 本文从资源统筹、集约验证角度出发,根据CPLD的主流使用需求制定通用板级验证项目,提出一种通用板级测试验证系统的设计方法,从系统架构、硬件平台设计、软件平台设计等方面进行了研究,实现被测CPLD主要功能性能测试、测试结果自动判定、测试数据自动记录等功能,为国产CPLD的工程应用提供技术支持,也为其他类别国产元器件的板级测试验证工作提供设计参考。 展开更多
关键词 cpld 通用板级 验证系统
在线阅读 下载PDF
提高CPLD芯片资源利用率措施 被引量:2
11
作者 周百新 王思聪 《农机化研究》 北大核心 2002年第3期174-175,共2页
论述了如何利用电路设计技巧,有效提高可编程器件CPLD资源利用率的方法。研究时采用了精确小数分频器,用两个整数分频器K和m代替一个小数分频器N,使电路中使用的触发器个数大为减少。同时,给出了具体的应用例子。
关键词 cpld芯片 资源利用率 可编程器件cpld 小数分频器 频率
在线阅读 下载PDF
基于CPLD/FPGA技术的数字系统设计 被引量:9
12
作者 吴超英 《安徽工业大学学报(自然科学版)》 CAS 2003年第1期69-73,共5页
概要介绍在ALTERE公司研制的MAX+PLUSⅡCPLD软件开发系统上,进行数字系统设计的特点、方法。并列举了应用在系统编程的用户片,实现十字路口交通灯控制系统设计的过程。
关键词 系统设计 cpld/FPGA技术 MAX+PLUSⅡcpld 数字系统 在系统编程 数字集成电路
在线阅读 下载PDF
基于CPLD的交换机电源时序研究 被引量:1
13
作者 徐健 吴海青 +1 位作者 包佳立 谈广旭 《电子设计工程》 2024年第5期89-94,共6页
针对传统硬件延迟电路的设计复杂且容易受外界环境影响,难以满足高性能交换机中多模块多电源上电时序要求严格的问题,采用国产安路的可编程逻辑器件和Verilog语言的有限状态机设计对交换机中CPU、FPGA和交换芯片进行上电时序控制。利用M... 针对传统硬件延迟电路的设计复杂且容易受外界环境影响,难以满足高性能交换机中多模块多电源上电时序要求严格的问题,采用国产安路的可编程逻辑器件和Verilog语言的有限状态机设计对交换机中CPU、FPGA和交换芯片进行上电时序控制。利用Modelsim对延迟模块和上电时序进行仿真验证。结果表明,上电时序控制设计的延迟为毫秒级别,状态机12个状态实现快速跳转,满足上电时序要求,并可以修改代码调整上电时序,适用于服务器、交换机等网络设备。 展开更多
关键词 交换机 上电时序 可编程逻辑器件 状态机
在线阅读 下载PDF
基于CPLD控制的实用数据采集系统 被引量:5
14
作者 孔德明 《电子产品世界》 2005年第10A期101-103,共3页
本文用CPLD设计了A/D转换和数据存储的控制功能。
关键词 A/D转换 数据采集 存储器 cpld cpld设计 控制功能 数据采集系统 数据存储
在线阅读 下载PDF
MPEG—2测试码流速率CPLD设置
15
作者 王军 唐强 李桂苓 《电子测量技术》 2004年第1期39-39,41,共2页
文中阐述MPEG-2码流发送系统程序分频器的设计和实现。系统采用CD74HC4046A和CPLD7000S系列芯片,使用VHDL硬件描述语言编程实现,并已用于PCI总线MPEG—2码流发送卡。
关键词 MPEG-2 码流速率 cpld TS流 码流发送系统 CD74HC4046A cpld7000S VHDL 硬件描述语言
在线阅读 下载PDF
基于CPLD的单片机扩展数据存储器的改进
16
作者 陈卫兵 李世刚 《声学与电子工程》 2005年第3期50-51,共2页
在MCS96系列单片机的应用开发中,经常会遇到需要大容量的数据存储器的情况。一种段式管理的大容量数据存贮器扩展技术给出了解决办法,但是该技术的核心部分是采用子程序来实现,因而在应用于实时系统时受到了限制。本文针对这种段式管理... 在MCS96系列单片机的应用开发中,经常会遇到需要大容量的数据存储器的情况。一种段式管理的大容量数据存贮器扩展技术给出了解决办法,但是该技术的核心部分是采用子程序来实现,因而在应用于实时系统时受到了限制。本文针对这种段式管理的大容量数据存贮器扩展技术存在的缺点,提出了利用CPLD芯片与单片机综合的应用模式来实现原有扩展方法的改进,由于采用CPLD的硬件实现大大减少了数据存贮器寻址时间,从而使得段式管理的扩展技术能够应用于实时系统。 展开更多
关键词 单片机 逻辑地址 物理地址 cpld cpld芯片 扩展技术 数据存储器 数据存贮器 实时系统 大容量
在线阅读 下载PDF
基于CPLD的线阵CCD光积分时间的自适应调节 被引量:38
17
作者 谷林 胡晓东 +1 位作者 罗长洲 徐洲 《光子学报》 EI CAS CSCD 北大核心 2002年第12期1533-1537,共5页
在分析SONY公司的ILX5 33K型CCD驱动时序的基础上 ,设计了单片机控制下的光积分时间自适应调节系统 选用CPLD器件作为硬件设计载体 ,使用VHDL语言对驱动时序发生器进行了硬件描述 采用MAX +PLUSⅡ软件对所做的设计进行了功能仿真 ,并... 在分析SONY公司的ILX5 33K型CCD驱动时序的基础上 ,设计了单片机控制下的光积分时间自适应调节系统 选用CPLD器件作为硬件设计载体 ,使用VHDL语言对驱动时序发生器进行了硬件描述 采用MAX +PLUSⅡ软件对所做的设计进行了功能仿真 ,并针对ALTERA公司的CPLD器件EP1K5 0进行了RTL级仿真及配置 系统测试表明 。 展开更多
关键词 电荷耦合器件 CCD 复杂可编程逻辑器件 cpld 驱动时序发生器 光积分时间 自适应调节 单片机
在线阅读 下载PDF
基于CPLD的磁致伸缩高精度时间测量系统设计 被引量:39
18
作者 周翟和 汪丽群 +1 位作者 沈超 胡佳佳 《仪器仪表学报》 EI CAS CSCD 北大核心 2014年第1期103-108,共6页
为了提高磁致伸缩位移传感器的测量精度,设计了一种基于CPLD的高精度时间测量系统,并应用于传感器的实际测量中。系统的主要处理电路更多地在CPLD内部集成,并在传统信号处理方法的基础上增加了感应脉冲信号处理电路,有效地消除二次回波... 为了提高磁致伸缩位移传感器的测量精度,设计了一种基于CPLD的高精度时间测量系统,并应用于传感器的实际测量中。系统的主要处理电路更多地在CPLD内部集成,并在传统信号处理方法的基础上增加了感应脉冲信号处理电路,有效地消除二次回波,减少传感器在测量过程中受到的干扰,从而提高了传感器测量精度和可靠性。在系统设计上,充分发挥CPLD快速准确测量时间、编程方便灵活的优势,简化电路结构,提高了时间的测量精度,降低了成本,易于传感器的小型化和工程化。通过实验验证,时间测量的分辨率可达到20 ns,其对应的位移分辨率达到0.01 mm。和传统测量方法相比,系统的测量精度有了明显的提高,表明该系统可实现高精度时间测量,并能有效提高位移传感器的精度。 展开更多
关键词 磁致伸缩 威德曼效应 扭转波 cpld 时间测量
在线阅读 下载PDF
基于CPLD的可选输出CCD驱动时序设计 被引量:31
19
作者 许秀贞 李自田 +2 位作者 李长乐 皮海峰 薛利军 《光子学报》 EI CAS CSCD 北大核心 2004年第12期1504-1507,共4页
在分析了CCD器件驱动时序关系的基础上,设计了可选输出的驱动时序发生器.作为卫星上的有效载荷,CCD成像系统可以根据入射能量的多少及探测分辨率的需求,以单像元或像元二合一方式输出.选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使... 在分析了CCD器件驱动时序关系的基础上,设计了可选输出的驱动时序发生器.作为卫星上的有效载荷,CCD成像系统可以根据入射能量的多少及探测分辨率的需求,以单像元或像元二合一方式输出.选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述,采用MaxplusⅡ对所设计的驱动时序发生器进行了仿真,针对Altera公司的可编程逻辑器件EPM7128SLC84-7进行适配.系统测试结果表明,所研制的驱动时序发生器可以满足高速CCD成像仪的驱动要求. 展开更多
关键词 CCD 驱动时序 复杂可编程逻辑器件(cpld) 相关双采样(CDS)
在线阅读 下载PDF
基于DSP、CPLD和单片机的高速数据采集装置设计 被引量:16
20
作者 严志强 王雨 +2 位作者 任开春 刘浏 王永民 《电力自动化设备》 EI CSCD 北大核心 2007年第5期110-113,共4页
为满足数据采集过程中对频率和分辨率等技术指标方面上的更高要求,设计了一种高速数据采集装置。该装置利用2片A/D芯片将输入的电压、电流模拟信号转换为数字信号,送往复杂可编程逻辑器件(CPLD),并利用2组RAM进行实时存储数据。CPLD产生... 为满足数据采集过程中对频率和分辨率等技术指标方面上的更高要求,设计了一种高速数据采集装置。该装置利用2片A/D芯片将输入的电压、电流模拟信号转换为数字信号,送往复杂可编程逻辑器件(CPLD),并利用2组RAM进行实时存储数据。CPLD产生A/D芯片的控制时序,以及2组RAM的读写控制时序;数字信号处理芯片(DSP)输出控制A/D转换的原始信号,并通过CPLD读写RAM中的采样数据,然后传送给单片机,最后利用单片机的USB接口将采集数据传送给PC机。分析了高速DSP的引导装载过程,并利用单片机实现了DSP程序的引导装载功能。通过在模拟雷击实验和继电器实验中的应用,表明该装置能够提供高速的数据采集和数据传送功能,性能可靠。 展开更多
关键词 数据采集 DSP cpld 单片机
在线阅读 下载PDF
上一页 1 2 250 下一页 到第
使用帮助 返回顶部