期刊文献+
共找到3,751篇文章
< 1 2 188 >
每页显示 20 50 100
基于CPLD控制的智能灯时序控制电路设计
1
作者 张权 《光源与照明》 2025年第5期39-41,共3页
文章概述了复杂可编程逻辑器件(complex programmable logic device,CPLD),提出了CPLD时序控制算法设计、时序控制电路设计与CPLD输出电路的设计方案。测试表明,基于CPLD控制的智能灯时序控制电路设计提高了智能灯控制的时序稳定性与响... 文章概述了复杂可编程逻辑器件(complex programmable logic device,CPLD),提出了CPLD时序控制算法设计、时序控制电路设计与CPLD输出电路的设计方案。测试表明,基于CPLD控制的智能灯时序控制电路设计提高了智能灯控制的时序稳定性与响应速度。 展开更多
关键词 cpld 智能灯 时序控制 电路设计
在线阅读 下载PDF
基于CPLD的可选输出CCD驱动时序设计 被引量:31
2
作者 许秀贞 李自田 +2 位作者 李长乐 皮海峰 薛利军 《光子学报》 EI CAS CSCD 北大核心 2004年第12期1504-1507,共4页
在分析了CCD器件驱动时序关系的基础上,设计了可选输出的驱动时序发生器.作为卫星上的有效载荷,CCD成像系统可以根据入射能量的多少及探测分辨率的需求,以单像元或像元二合一方式输出.选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使... 在分析了CCD器件驱动时序关系的基础上,设计了可选输出的驱动时序发生器.作为卫星上的有效载荷,CCD成像系统可以根据入射能量的多少及探测分辨率的需求,以单像元或像元二合一方式输出.选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述,采用MaxplusⅡ对所设计的驱动时序发生器进行了仿真,针对Altera公司的可编程逻辑器件EPM7128SLC84-7进行适配.系统测试结果表明,所研制的驱动时序发生器可以满足高速CCD成像仪的驱动要求. 展开更多
关键词 CCD 驱动时序 复杂可编程逻辑器件(cpld) 相关双采样(CDS)
在线阅读 下载PDF
基于数学形态学的红外点目标实时检测算法及其CPLD实现 被引量:5
3
作者 刘士建 郭立 +1 位作者 段勃 朱俊株 《中国科学技术大学学报》 CAS CSCD 北大核心 2004年第3期366-370,共5页
基于数学形态学提出了一种红外图像序列中点目标的检测算法及其硬件系统的实现 .首先介绍了基于数学形态学的点目标检测算法的基本原理 ,然后根据算法的特点提出了它在CPLD上的并行流水线实现方法 ,最后给出并分析了算法软件和硬件系统... 基于数学形态学提出了一种红外图像序列中点目标的检测算法及其硬件系统的实现 .首先介绍了基于数学形态学的点目标检测算法的基本原理 ,然后根据算法的特点提出了它在CPLD上的并行流水线实现方法 ,最后给出并分析了算法软件和硬件系统的仿真结果 .结果表明该方法可以快速、可靠地检测出低信杂比红外图像序列中的点目标 ,且系统结构简单 ,无需存储器 。 展开更多
关键词 红外图像 点目标检测 形态学 complex PROGRAMMABLE logic device(cpld)
在线阅读 下载PDF
单片机与CPLD技术的海底接驳盒电能监控系统 被引量:4
4
作者 李德骏 杨竣程 +3 位作者 林冬冬 杨灿军 金波 陈鹰 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2012年第8期1369-1374,共6页
为了实现海底观测网长期稳定运行,设计一种可靠性高、响应速度快的电能监控管理系统.该系统用于海底观测网络接驳盒,主要任务是实现电能接驳的远程设置控制,同时完成各路外接传感器电压电流及接驳盒内部各腔体的温度漏水情况的监控.系... 为了实现海底观测网长期稳定运行,设计一种可靠性高、响应速度快的电能监控管理系统.该系统用于海底观测网络接驳盒,主要任务是实现电能接驳的远程设置控制,同时完成各路外接传感器电压电流及接驳盒内部各腔体的温度漏水情况的监控.系统下位机主要基于单片机和复杂可编程逻辑器件(CPLD)设计实现.通过单片机采集多点温度和漏水信号,监控接驳盒腔体状态;通过CPLD控制高速采样芯片时序,检测负载电压电流参数,结合控制指令和远程阈值设定完成异常判断,实现实时负载监控和异常处理.下位机通过以太网与基站上位机通信,完成监控数据上传和控制指令接收.结果表明,该系统在美国蒙特利加速研究系统(MARS)海底观测网上已完成了为期6个月的接驳联调海试,运行稳定无故障. 展开更多
关键词 海底观测网络 接驳盒 电能监控 单片机 复杂可编程逻辑器件(cpld)
在线阅读 下载PDF
基于CPLD和单片机的低频信号源设计 被引量:12
5
作者 李小波 孙志勇 刘春生 《仪表技术与传感器》 CSCD 北大核心 2005年第11期46-48,共3页
介绍了一种应用直接数字频率综合器(DDS)技术,基于可编程逻辑器件(CPLD)和单片机设计的低频信号源。该信号源体积小、质量轻、成本低,可以方便、可靠地产生正弦信号、脉冲信号、锯齿波、三角波等常用周期信号,能够满足大部分试验和科研... 介绍了一种应用直接数字频率综合器(DDS)技术,基于可编程逻辑器件(CPLD)和单片机设计的低频信号源。该信号源体积小、质量轻、成本低,可以方便、可靠地产生正弦信号、脉冲信号、锯齿波、三角波等常用周期信号,能够满足大部分试验和科研过程中的需求。同时,还可以与计算机进行配合,适当添加一定的高级语言编程,即可产生任意波形的周期信号。对系统方案的原理和组成进行了详细说明,对系统的指标参数进行了数据分析,表明该方案实用性强,性能优良。 展开更多
关键词 可编程逻辑器件(cpld) 共享存储器 可编程信号源
在线阅读 下载PDF
CPLD与单片机在超压存储测试系统中的应用 被引量:17
6
作者 董健 蒋建伟 万丽珍 《测试技术学报》 EI 2005年第1期44-47,共4页
 本文研究了基于复杂可编程逻辑器件(CPLD)和单片机技术的爆炸冲击波超压存储测试系统,该系统选用8bA/D转换器,由单片机和CPLD组成的双控制器对数据进行高速采样存储.设计中综合了单片机在控制、通信及使用灵活性等方面的优点和CPLD的...  本文研究了基于复杂可编程逻辑器件(CPLD)和单片机技术的爆炸冲击波超压存储测试系统,该系统选用8bA/D转换器,由单片机和CPLD组成的双控制器对数据进行高速采样存储.设计中综合了单片机在控制、通信及使用灵活性等方面的优点和CPLD的高速性和高可靠性,以完成系统总体的设计要求.文中介绍了系统的组成以及CPLD与单片机控制模块完成的功能和设计思路,并给出时序仿真图.最后,给出了系统调试结果,证明系统设计方案的可行性. 展开更多
关键词 存储测试系统 复杂可编程逻辑器件(cpld) 应用 A/D转换器 系统设计方案 冲击波超压 单片机技术 高速采样 双控制器 高可靠性 设计思路 控制模块 设计要求 系统调试 高速性 灵活性 仿真图 组成 数据 时序
在线阅读 下载PDF
基于CPLD的线阵CCD的驱动及数据采集 被引量:21
7
作者 刘蕾 江洁 张广军 《电子测量与仪器学报》 CSCD 2006年第4期107-110,共4页
本文介绍了基于CPLD的线阵CCD的驱动和数据采集系统的软硬件构成、工作原理及设计方案,讨论了图像采集、数据存储等技术,并对系统的测量结果进行了分析。结果表明,该系统实现了对线阵CCD的正确驱动和数据的实时采集存储,结构简单,可进... 本文介绍了基于CPLD的线阵CCD的驱动和数据采集系统的软硬件构成、工作原理及设计方案,讨论了图像采集、数据存储等技术,并对系统的测量结果进行了分析。结果表明,该系统实现了对线阵CCD的正确驱动和数据的实时采集存储,结构简单,可进一步应用于高精度的一维尺寸测量。 展开更多
关键词 线阵CCD 复杂可编程逻辑器件(cpld) 数据采集
在线阅读 下载PDF
基于CPLD的线阵CCD光积分时间的自适应调节 被引量:38
8
作者 谷林 胡晓东 +1 位作者 罗长洲 徐洲 《光子学报》 EI CAS CSCD 北大核心 2002年第12期1533-1537,共5页
在分析SONY公司的ILX5 33K型CCD驱动时序的基础上 ,设计了单片机控制下的光积分时间自适应调节系统 选用CPLD器件作为硬件设计载体 ,使用VHDL语言对驱动时序发生器进行了硬件描述 采用MAX +PLUSⅡ软件对所做的设计进行了功能仿真 ,并... 在分析SONY公司的ILX5 33K型CCD驱动时序的基础上 ,设计了单片机控制下的光积分时间自适应调节系统 选用CPLD器件作为硬件设计载体 ,使用VHDL语言对驱动时序发生器进行了硬件描述 采用MAX +PLUSⅡ软件对所做的设计进行了功能仿真 ,并针对ALTERA公司的CPLD器件EP1K5 0进行了RTL级仿真及配置 系统测试表明 。 展开更多
关键词 电荷耦合器件 CCD 复杂可编程逻辑器件 cpld 驱动时序发生器 光积分时间 自适应调节 单片机
在线阅读 下载PDF
基于CPLD的线阵CCD驱动时序电路设计 被引量:7
9
作者 项大鹏 杨江 杨建 《大地测量与地球动力学》 CSCD 北大核心 2010年第B11期123-125,共3页
CCD驱动时序电路的设计是CCD应用的最基本也是最关键的问题。通过复杂可编程逻辑器件(CPLD)搭建时序电路,可以充分发挥其"可编程"技术特性,简化电路结构并具备极强的通用性。介绍利用CPLD实现驱动电路的主要特性、工作原理和... CCD驱动时序电路的设计是CCD应用的最基本也是最关键的问题。通过复杂可编程逻辑器件(CPLD)搭建时序电路,可以充分发挥其"可编程"技术特性,简化电路结构并具备极强的通用性。介绍利用CPLD实现驱动电路的主要特性、工作原理和设计思想并利用VHDL语言实现了驱动程序,并给出具体的仿真结果。 展开更多
关键词 CCD 复杂可编程逻辑器件(cpld) VHDL语言 驱动程序 驱动电路
在线阅读 下载PDF
CPLD在断路器在线监测数据采集系统中的应用研究 被引量:12
10
作者 张永伟 尹项根 +2 位作者 李彦武 胡文平 王志华 《电力自动化设备》 EI CSCD 北大核心 2003年第4期34-36,共3页
介绍了断路器在线监测数据采集系统的功能特点及硬件构成,分析了采用大规模可编程逻辑器件CPLD(ComplexProgrammableLogicDevice)实现系统的功能扩展和逻辑控制的优势,详细论述了如何利用CPLD实现CPU外围器件片选、I/O和通信功能扩展、... 介绍了断路器在线监测数据采集系统的功能特点及硬件构成,分析了采用大规模可编程逻辑器件CPLD(ComplexProgrammableLogicDevice)实现系统的功能扩展和逻辑控制的优势,详细论述了如何利用CPLD实现CPU外围器件片选、I/O和通信功能扩展、大容量存储器的扩展。逻辑仿真及硬件调试结果表明,CPLD能很好地实现系统的逻辑功能,采集系统逻辑设计合理可行,该器件的应用既简化了电路的设计,又提高了系统的可靠性。基于CPLD+CPU模式的系统结构必将在电力设备在线监测领域获得广泛的应用。 展开更多
关键词 cpld 断路器 在线监测 数据采集系统 数据处理 大规模可编程逻辑器件
在线阅读 下载PDF
基于CPLD的CCD通用驱动电路设计方法 被引量:15
11
作者 张勇 唐本奇 +2 位作者 肖志刚 王祖军 黄绍艳 《核电子学与探测技术》 CAS CSCD 北大核心 2005年第2期214-217,共4页
建立CCD通用测试平台有助于系统研究各类CCD器件的辐射效应及损伤机理。探讨了一种基于CPLD的线阵CCD通用驱动电路设计方法与实现途径。利用MAX-PLUSII开发系统,选用MAX7000S系列CPLD芯片,设计实现了核心驱动主控制器,用于读取外部存储... 建立CCD通用测试平台有助于系统研究各类CCD器件的辐射效应及损伤机理。探讨了一种基于CPLD的线阵CCD通用驱动电路设计方法与实现途径。利用MAX-PLUSII开发系统,选用MAX7000S系列CPLD芯片,设计实现了核心驱动主控制器,用于读取外部存储器驱动文件,设置相关参数寄存器,并产生符合参数要求的驱动时序脉冲。在此方法的基础上,完成了基本驱动模块电路的设计。基本驱动模块电路输出波形的测试结果表明,这种设计方法是完全可行的。 展开更多
关键词 通用 MAX7000 cpld 外部存储器 主控制器 读取 寄存器 驱动电路 驱动模块 CCD
在线阅读 下载PDF
基于DSP、CPLD和单片机的高速数据采集装置设计 被引量:16
12
作者 严志强 王雨 +2 位作者 任开春 刘浏 王永民 《电力自动化设备》 EI CSCD 北大核心 2007年第5期110-113,共4页
为满足数据采集过程中对频率和分辨率等技术指标方面上的更高要求,设计了一种高速数据采集装置。该装置利用2片A/D芯片将输入的电压、电流模拟信号转换为数字信号,送往复杂可编程逻辑器件(CPLD),并利用2组RAM进行实时存储数据。CPLD产生... 为满足数据采集过程中对频率和分辨率等技术指标方面上的更高要求,设计了一种高速数据采集装置。该装置利用2片A/D芯片将输入的电压、电流模拟信号转换为数字信号,送往复杂可编程逻辑器件(CPLD),并利用2组RAM进行实时存储数据。CPLD产生A/D芯片的控制时序,以及2组RAM的读写控制时序;数字信号处理芯片(DSP)输出控制A/D转换的原始信号,并通过CPLD读写RAM中的采样数据,然后传送给单片机,最后利用单片机的USB接口将采集数据传送给PC机。分析了高速DSP的引导装载过程,并利用单片机实现了DSP程序的引导装载功能。通过在模拟雷击实验和继电器实验中的应用,表明该装置能够提供高速的数据采集和数据传送功能,性能可靠。 展开更多
关键词 数据采集 DSP cpld 单片机
在线阅读 下载PDF
基于DSP及CPLD的实时同步测量装置 被引量:5
13
作者 路平 梁军 +1 位作者 贠志皓 刘玉田 《继电器》 CSCD 北大核心 2004年第23期53-57,共5页
介绍了新研制的一种同步测量装置的功能特点及硬件构成,详细论述了为减轻CPU的工作负担利用复杂可编程逻辑器件(CPLD)实现锁相、引入GPS时钟和生成采样脉冲等功能;同时利用CPLD丰富的I/O口及灵活的可编程性,通过软件编程实现各种逻辑器... 介绍了新研制的一种同步测量装置的功能特点及硬件构成,详细论述了为减轻CPU的工作负担利用复杂可编程逻辑器件(CPLD)实现锁相、引入GPS时钟和生成采样脉冲等功能;同时利用CPLD丰富的I/O口及灵活的可编程性,通过软件编程实现各种逻辑器件的功能,从而减少了外部连接线的数量,提高了系统的可靠性和稳定性。利用数字信号处理器(DSP)实现控制和数学运算,DSP的混合编程技术不但充分发挥了其强大数字信号处理能力,而且缩短了装置开发周期。该装置可以满足电力系统对实时同步测量的要求,同时也可以应用于其它在线监测领域。 展开更多
关键词 实时 混合编程技术 复杂可编程逻辑器件(cpld) I/O口 CPU DSP 同步测量 锁相 可编程性 数字信号处理
在线阅读 下载PDF
用VHDL语言在CPLD/FPGA上实现浮点运算 被引量:11
14
作者 沈明发 易清明 +1 位作者 黄伟英 周伟贤 《暨南大学学报(自然科学与医学版)》 CAS CSCD 2002年第5期19-24,共6页
 介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以MaxplusII为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算.
关键词 超高速集成电路硬件描述语言 VHDL 浮点运算 复杂可编程逻辑器件 cpld/FPGA 现场可编程门阵列 数字信号处理
在线阅读 下载PDF
基于CPLD的磁致伸缩高精度时间测量系统设计 被引量:39
15
作者 周翟和 汪丽群 +1 位作者 沈超 胡佳佳 《仪器仪表学报》 EI CAS CSCD 北大核心 2014年第1期103-108,共6页
为了提高磁致伸缩位移传感器的测量精度,设计了一种基于CPLD的高精度时间测量系统,并应用于传感器的实际测量中。系统的主要处理电路更多地在CPLD内部集成,并在传统信号处理方法的基础上增加了感应脉冲信号处理电路,有效地消除二次回波... 为了提高磁致伸缩位移传感器的测量精度,设计了一种基于CPLD的高精度时间测量系统,并应用于传感器的实际测量中。系统的主要处理电路更多地在CPLD内部集成,并在传统信号处理方法的基础上增加了感应脉冲信号处理电路,有效地消除二次回波,减少传感器在测量过程中受到的干扰,从而提高了传感器测量精度和可靠性。在系统设计上,充分发挥CPLD快速准确测量时间、编程方便灵活的优势,简化电路结构,提高了时间的测量精度,降低了成本,易于传感器的小型化和工程化。通过实验验证,时间测量的分辨率可达到20 ns,其对应的位移分辨率达到0.01 mm。和传统测量方法相比,系统的测量精度有了明显的提高,表明该系统可实现高精度时间测量,并能有效提高位移传感器的精度。 展开更多
关键词 磁致伸缩 威德曼效应 扭转波 cpld 时间测量
在线阅读 下载PDF
GPS失步后时钟信号的CPLD实现方法 被引量:11
16
作者 陈靖 张承学 +2 位作者 刘延华 姜建 肖怡安 《电力系统自动化》 EI CSCD 北大核心 2003年第17期64-67,共4页
介绍一种在全球定位系统 (GPS)失步时 ,由高精度恒温晶振驱动一个 2 5位计数器计数 ,临时代替GPS发出时间信号的方法 ,由复杂可编程逻辑器件 (CPLD)实现 ,并利用MAXPLUSⅡ开发环境对设计结果进行功能仿真。
关键词 全球定位系统 复杂可编程逻辑器件 行波定位
在线阅读 下载PDF
基于DSP和CPLD的激光雷达图像采集和显示集成系统 被引量:13
17
作者 王晓东 刘文耀 +1 位作者 金月寒 郑伟 《光学精密工程》 EI CAS CSCD 2004年第2期190-194,共5页
介绍了一种以DSP和CPLD为核心的激光雷达图像采集系统,阐述了系统工作原理、系统结构和软硬件设计。系统以TMS320VC5402DSP芯片作为系统控制和图像处理的核心,通过双口RAM接收激光雷达图像数据,用CPLD根据场、行、列、写雷达图像4个同... 介绍了一种以DSP和CPLD为核心的激光雷达图像采集系统,阐述了系统工作原理、系统结构和软硬件设计。系统以TMS320VC5402DSP芯片作为系统控制和图像处理的核心,通过双口RAM接收激光雷达图像数据,用CPLD根据场、行、列、写雷达图像4个同步输入信号生成双口RAM的地址信号实现图像存储,原始图像和处理后图像显示在彩色TFT液晶屏上。此外,系统还可通过USB接口与PC机通信实现图像的存储和回显功能。该系统为激光距离成像雷达以及距离图像的研究提供了一种有效的分析和测试工具。 展开更多
关键词 激光雷达 图像采集 DSP cpld 显示 彩色TFT液晶
在线阅读 下载PDF
基于CPLD和ATMEGAL128的数字电源系统的设计 被引量:10
18
作者 焦喜香 敬岚 +2 位作者 乔为民 赵江 张玮 《核电子学与探测技术》 CAS CSCD 北大核心 2010年第1期71-74,共4页
介绍了一种基于CPLD设计的电源控制模块,并且利用Atmegal128单片机和RTL8019S实现逻辑功能和远程控制功能。该电源系统主要用于重离子加速器注入器(SFC)中,具有很好的灵活性、可远程控制、性能稳定等特点。
关键词 cpld Atmegal128 DAC 电源控制
在线阅读 下载PDF
基于CPLD的面阵CCD驱动时序发生器设计及其硬件实现 被引量:3
19
作者 陈学飞 汶德胜 郑培云 《光子学报》 EI CAS CSCD 北大核心 2007年第B06期282-285,共4页
在分析FTT1010-M型面阵CCD图像传感器驱动时序关系的基础上,设计了可调曝光时间的面阵CCD驱动时序发生器及其硬件电路.选用CPLD器件作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述.采用QuartusⅡ对所设计的驱动时序发生... 在分析FTT1010-M型面阵CCD图像传感器驱动时序关系的基础上,设计了可调曝光时间的面阵CCD驱动时序发生器及其硬件电路.选用CPLD器件作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述.采用QuartusⅡ对所设计的驱动时序发生器进行了功能仿真,并针对ALTERA公司的EPM7160SLC84-10进行了RTL级仿真及配置.硬件实验结果表明,所设计的驱动时序发生器不仅可以满足面阵CCD图像传感器的驱动要求,而且还能够调节其曝光时间. 展开更多
关键词 CCD 复杂可编程逻辑器件(cpld) 驱动时序发生器 曝光时间
在线阅读 下载PDF
CPLD/FPGA的发展与应用之比较 被引量:13
20
作者 徐伟业 江冰 虞湘宾 《现代电子技术》 2007年第2期4-7,共4页
可编程逻辑器件(Programmable Logic Device,PLD)是一种可由用户对其进行编程的大规模通用集成电路[1]。从PLD的发展历程着眼,主要对PLD的2个发展分支———复杂可编程逻辑器件和现场可编程门阵列的基本结构、功能优势和应用场合进行了... 可编程逻辑器件(Programmable Logic Device,PLD)是一种可由用户对其进行编程的大规模通用集成电路[1]。从PLD的发展历程着眼,主要对PLD的2个发展分支———复杂可编程逻辑器件和现场可编程门阵列的基本结构、功能优势和应用场合进行了较详尽的分析和比较;并从结构和定义上指出二者的区别,同时根据不同技术要求和设计环境指出了相应的CPLD和FPGA的选择方法,最后给出了PLD最新研究热点和未来的发展趋势。 展开更多
关键词 可编程逻辑器件(PLD) 复杂可编程逻辑器件(cpld) 现场可编程门阵列(FPGA) 可编程片上系统(SOPC)
在线阅读 下载PDF
上一页 1 2 188 下一页 到第
使用帮助 返回顶部