期刊文献+
共找到30篇文章
< 1 2 >
每页显示 20 50 100
并行和分布式计算机监测系统的实现原理 被引量:11
1
作者 吴百锋 彭澄廉 赵立勇 《计算机学报》 EI CSCD 北大核心 1998年第4期296-301,共6页
通用分布式监测系统MS-1是一种面向并行和分布式计算机系统而设计的行为监测和分析系统.它基于事件驱动的监测原理,并采用软硬件混合实现方式和扩充插件的PC机联网的分布式结构.本文主要介绍MS-1硬件结构的实现原理.它的硬件单元... 通用分布式监测系统MS-1是一种面向并行和分布式计算机系统而设计的行为监测和分析系统.它基于事件驱动的监测原理,并采用软硬件混合实现方式和扩充插件的PC机联网的分布式结构.本文主要介绍MS-1硬件结构的实现原理.它的硬件单元包括一个时基发生器,以及一至多个监测数据采集器.监测系统用高精度锁相同步技术实现各监测结点的时钟同步,时钟分辨率达100ns,事件采集速率可达10MHz.该监测系统已运用于华北计算所的大规模并行处理机TJ-MPP样机的软硬件开发、调试过程中.事实上,该监测系统适用于以任何形式联结、协同工作的计算机系统的功能与性能调试以及分析评估. 展开更多
关键词 并行计算机 分布式计算机 监测系统
在线阅读 下载PDF
一个低代价的完全自适应路由器设计 被引量:2
2
作者 刘燕 孙利民 +1 位作者 杨晓东 王志英 《电子学报》 EI CAS CSCD 北大核心 1998年第11期1-5,共5页
互连网络路由器是MPP系统的关键部件,其性能优劣直接影响系统性能.本文在mesh结构上,针对完全自适应路由算法实现难度较大的问题,在性能、代价和实现复杂性上进行合理折衷,给出了一个代价低、自适应性强的完全自适应路由算法LCFAA... 互连网络路由器是MPP系统的关键部件,其性能优劣直接影响系统性能.本文在mesh结构上,针对完全自适应路由算法实现难度较大的问题,在性能、代价和实现复杂性上进行合理折衷,给出了一个代价低、自适应性强的完全自适应路由算法LCFAA,对传统的虫孔路由切换技术进行改进,提出了弹性虫孔路由切换技术(elasticwormhole),并采用基于虚通道的综合流控策略,设计了一个简洁高效的完全自适应路由器LFR。 展开更多
关键词 并行处理机 MPP 完全自适应路由 虚通道 死锁
在线阅读 下载PDF
曙光1000上矩阵乘积算法的性能分析 被引量:3
3
作者 谢幸 顾乃杰 陈国良 《计算机研究与发展》 EI CSCD 北大核心 1999年第7期848-852,共5页
矩阵乘积算法在科学计算中应用十分广泛.文中给出了典型矩阵乘积算法在曙光1000上的性能比较和分析,并针对SUMMA算法研究了分块尺寸对其通信性能的影响,指出分块尺寸是影响其通信性能的一个重要因素.原算法并没有给出其分... 矩阵乘积算法在科学计算中应用十分广泛.文中给出了典型矩阵乘积算法在曙光1000上的性能比较和分析,并针对SUMMA算法研究了分块尺寸对其通信性能的影响,指出分块尺寸是影响其通信性能的一个重要因素.原算法并没有给出其分块尺寸的具体选取方法,文中通过理论和实验的分析提出了一个选取最优分块尺寸的标准.实验结果显示SUMMA算法按文中的标准选取最优分块尺寸后性能得到大幅度提高,可达机器峰值的50.7%. 展开更多
关键词 矩阵乘积 性能分析 算法 并行计算机
在线阅读 下载PDF
虚网叠加——构造自适应路由算法的有效框架 被引量:2
4
作者 刘燕 孙利民 杨晓东 《计算机研究与发展》 EI CSCD 北大核心 1999年第4期500-504,共5页
大规模并行处理机系统(MPP)中路由算法对互联网络通信性能和系统性能起着重要作用.文中在虫孔路由的直接网络中提出了一种虚网叠加的自适应路由算法构造框架VNOF,框架中为每条物理通道上设置多条虚通道,将物理网络划分成一... 大规模并行处理机系统(MPP)中路由算法对互联网络通信性能和系统性能起着重要作用.文中在虫孔路由的直接网络中提出了一种虚网叠加的自适应路由算法构造框架VNOF,框架中为每条物理通道上设置多条虚通道,将物理网络划分成一组独立的虚拟子网,在不同的虚拟子网中根据不同的应用目的可采用不同的路由算法,但保证有一子网中采用的路由算法是无死锁的,由此达到整个网络的无死锁性.基本框架还保证了算法的无活锁性和自适应性.文中最后给出了基于该框架设计的几个典型算法,为具体算法设计提供指导. 展开更多
关键词 虚网叠加 自适应路由算法 互联网络 并行计算机
在线阅读 下载PDF
异构并行工作站机群系统的性能评价指标 被引量:4
5
作者 申俊 郑纬民 《计算机研究与发展》 EI CSCD 北大核心 1998年第3期193-198,共6页
文中在对矩阵乘法进行实验研究的基础上,分析了异构性对工作站机群系统性能的影响,描述了异构性的数学模型,扩展了加速比和效率等性能指标的定义,使之能同时适用于同构、异构两种并行系统的性能评价.
关键词 并行计算机系统 并行工作站 性能评价 机群系统
在线阅读 下载PDF
Cache对加速比的影响 被引量:3
6
作者 薛一波 韩承德 《计算机学报》 EI CSCD 北大核心 1997年第1期27-36,共10页
并行处理是获得高性能计算的有效而必要的手段,因而成为新一代计算机的结构特征.目前并行处理技术已经有了很大发展,但对并行处理的性能评价还是不完善的.加速比是用来描述并行处理的效果的,但以往的加速比公式并没有考虑cach... 并行处理是获得高性能计算的有效而必要的手段,因而成为新一代计算机的结构特征.目前并行处理技术已经有了很大发展,但对并行处理的性能评价还是不完善的.加速比是用来描述并行处理的效果的,但以往的加速比公式并没有考虑cache的影响,这就存在一定的缺陷,因为cache对整个系统的性能有很大的影响.本文提出了考虑cache开销的加速比模型,并从理论和实际应用方面讨论了cache对加速比的影响. 展开更多
关键词 并行处理 加速比 CACHE 性能评价 并行计算机
在线阅读 下载PDF
BJ-01并行计算机体系结构和硬件设计 被引量:2
7
作者 夏培肃 视明发 +2 位作者 魏斌 刘金水 陈定兴 《计算机学报》 EI CSCD 北大核心 1992年第10期721-729,共9页
BJ-01并行计算机系统是一个充分考虑混沌行为研究需要的通用并行计算机系统.它采用MIMD结构和主从式工作方式,其局部存储和共享存储分开,具有多层地址空间.处理机和共享存储模块由高速交叉开关网络连接,采用双向DMA为宿主机和并行处理... BJ-01并行计算机系统是一个充分考虑混沌行为研究需要的通用并行计算机系统.它采用MIMD结构和主从式工作方式,其局部存储和共享存储分开,具有多层地址空间.处理机和共享存储模块由高速交叉开关网络连接,采用双向DMA为宿主机和并行处理机提供灵活的通信机制.BJ-01县有协调的系统性能,且具有可扩充性. 展开更多
关键词 体系结构 设计 并行计算机
在线阅读 下载PDF
BJ-1并行计算机的设计与实现 被引量:2
8
作者 韩承德 薛一波 《计算机学报》 EI CSCD 北大核心 1995年第12期901-907,共7页
并行处理是当今计算技术的关键技术,也是新一代计算机的结构特征.我们从基本原理和实现技术两个方面对并行处理技术进行了研究.本文介绍了BJ-1并行计算机的设计原则、设计与实现、性能指标和性能测试结果.
关键词 并行计算机 设计 并行处理
在线阅读 下载PDF
面向神经计算的并行机体系结构设计 被引量:1
9
作者 张春元 戴葵 +1 位作者 胡守仁 张晨曦 《计算机工程与科学》 CSCD 1997年第2期49-54,共6页
面向神经计算的并行计算机体系结构是神经网络研究中的一项重要工作。本文在对大量的神经计算进行需求分析的基础上,讨论了以高性能的微处理器作为计算单元,进行面向神经计算的并行计算机体系结构设计,并且介绍了它原型实现的结构。
关键词 神经计算 体系结构 并行计算机 设计
在线阅读 下载PDF
高度并行处理多Transputer互连网络性能的测试与分析 被引量:1
10
作者 唐瑞春 李三立 《小型微型计算机系统》 CSCD 北大核心 1990年第4期21-27,共7页
本文对几种多Transputer互连网络拓补结构进行研究。超立方体(Hypel-cube)互连网络在处理器通讯性能上较单向环、双向环优越。但是目前的Transputer只有四个与外界通讯输入/输出链路(Link),用于高度并行处理的超立方体互连网络的维数受... 本文对几种多Transputer互连网络拓补结构进行研究。超立方体(Hypel-cube)互连网络在处理器通讯性能上较单向环、双向环优越。但是目前的Transputer只有四个与外界通讯输入/输出链路(Link),用于高度并行处理的超立方体互连网络的维数受到限制。本文推荐X树(X-TREE)的互连拓朴结构,这种结构与超立方体结构有相同的性能,但不受高度并行处理的限制。 展开更多
关键词 并行处理 互连网络 Transpwter
在线阅读 下载PDF
显式并行计算机系统的性能特征化方法 被引量:1
11
作者 王磊 杨晓东 《计算机工程与科学》 CSCD 2000年第3期95-98,共4页
本文从应用程序的角度将并行计算机系统分为显式并行和隐式并行两类 ,给出了显式并行系统的一般性视图 ,并在此基础上研究了显式并行系统的性能特征化方法 ,包括选取必要的系统性能特征参数以及对各参数值的测量。
关键词 显式并行计算机系统 性能特征化 消息传递
在线阅读 下载PDF
自动并行化系统AFP的设计与实现
12
作者 王宏力 王忠 +1 位作者 邓方林 邓彬 《计算机工程与设计》 CSCD 北大核心 1999年第3期29-33,共5页
有效的自动并行化系统帮助用户充分利用并行计算机的硬件资源。文中介绍了我所研制的自动并行化系统AFP、其特色及所解决的关键技术。使用结果表明,AFP是一个高效实用型的自动并行化系统。
关键词 自动并行化系统 并行计算机 AFP 设计
在线阅读 下载PDF
一个面向神经计算的并行计算机系统的性能分析与测试
13
作者 张春元 胡守仁 +1 位作者 张晨曦 戴葵 《计算机研究与发展》 EI CSCD 北大核心 1998年第4期362-366,共5页
文中主要以一个面向神经计算的并行计算机系统NeuroC为背景,讨论一种并行计算机性能分析模型,并对NeuroC进行性能分析.根据实际并行神经计算模型、NeuroC的结构和计算特点,给出了并行神经计算中一些与性能相关的... 文中主要以一个面向神经计算的并行计算机系统NeuroC为背景,讨论一种并行计算机性能分析模型,并对NeuroC进行性能分析.根据实际并行神经计算模型、NeuroC的结构和计算特点,给出了并行神经计算中一些与性能相关的结论,最后给出了一些系统实际测试结果. 展开更多
关键词 神经计算 并行计算机 性能分析 测试
在线阅读 下载PDF
ABC95阵列机的FPGA实现及其优化
14
作者 佟冬 黎冬梅 +1 位作者 周永林 方滨兴 《计算机工程》 CAS CSCD 北大核心 1999年第12期43-45,共3页
ABC95阵列机是16个节点组成的SIMD并行计算机.在用FPGA设计实现此机器时的主要问题是FPGA利用率太低。介绍几种优化手段,将ALU、乘法器和译码器都用FPGA实现。这样减少了系统各模块之间的连线数,达到了提... ABC95阵列机是16个节点组成的SIMD并行计算机.在用FPGA设计实现此机器时的主要问题是FPGA利用率太低。介绍几种优化手段,将ALU、乘法器和译码器都用FPGA实现。这样减少了系统各模块之间的连线数,达到了提高FPGA利用率的目的。 展开更多
关键词 FPGA 阵列机 并行计算机 优化 设计
在线阅读 下载PDF
并行系统性能影响因素分析
15
作者 王与力 杨晓东 《计算机科学》 CSCD 北大核心 2001年第4期38-41,共4页
1.引言 研制并行系统的根本目的在于克服单个处理机的性能限制,满足应用问题特别是所谓挑战性问题中的诸多性能需求.由于性能在并行系统中的重要性,以评价性能特征,确定性能瓶颈并提出性能改进措施为目的的性能研究在并行系统的设计和... 1.引言 研制并行系统的根本目的在于克服单个处理机的性能限制,满足应用问题特别是所谓挑战性问题中的诸多性能需求.由于性能在并行系统中的重要性,以评价性能特征,确定性能瓶颈并提出性能改进措施为目的的性能研究在并行系统的设计和使用中也起着重要指导作用.并行系统性能研究常用的三种基本方法是测试方法、模拟方法和分析方法.由于测试方法只能适用于已经设计好的并行系统,而模拟方法在适用于大规模的并行系统时,模拟器的构造十分复杂,模拟器的运行也需要极大的时间和空间代价,因此以建立和分析数学模型为主要手段的分析方法被认为是能适用于并行系统的早期设计阶段,并且模型复杂性和模型分析的时空代价都较小的有效的性能研究方法. 展开更多
关键词 并行计算机系统 数学模型 瓶颈 时间模型
在线阅读 下载PDF
自动提取程序异构性的框架
16
作者 曾国荪 陆鑫达 周定康 《计算机与现代化》 1999年第4期1-8,共8页
异构计算是并行处理的一个新领域,可望达到超级线性加速比。提取程序的异构性是异构计算的一个重要步骤,但是直到目前为止,还没有任何自动提取程序并行特征的研究报导。这方面的工作难度大,概念和术语含糊不清,本文从程序结构和程... 异构计算是并行处理的一个新领域,可望达到超级线性加速比。提取程序的异构性是异构计算的一个重要步骤,但是直到目前为止,还没有任何自动提取程序并行特征的研究报导。这方面的工作难度大,概念和术语含糊不清,本文从程序结构和程序运行的观点出发,清楚地给出了单指令多数据流(SIMD)、多指令多数据流(MIMD)并行性的形式定义,它是提取程序异构性的依据。文中还提出了基于程序结构变换和基于性能分析的两种方法,该方法可作为开创自动提取程序异构性的框架。 展开更多
关键词 程序异构 异构计算 性能分析 并行计算机
在线阅读 下载PDF
蛀洞路由机制及其芯片设计 被引量:4
17
作者 曾嵘 董向军 祝明发 《计算机学报》 EI CSCD 北大核心 1997年第5期404-411,共8页
蛀洞路由技术是“曙光1000”大规模并行计算机所采用的一项关键技术.本文讨论了蛀洞路由机制,详细介绍了“曙光1000”的蛀洞路由算法、芯片结构设计,以及由该芯片构成的处理机互连网络.“曙光1000”的稳定运行表明,该... 蛀洞路由技术是“曙光1000”大规模并行计算机所采用的一项关键技术.本文讨论了蛀洞路由机制,详细介绍了“曙光1000”的蛀洞路由算法、芯片结构设计,以及由该芯片构成的处理机互连网络.“曙光1000”的稳定运行表明,该芯片的逻辑功能正确,速度快,稳定可靠. 展开更多
关键词 蛀洞机制 路由器 并行计算机 芯片 设计
在线阅读 下载PDF
一种基于ADSP-21060的高速并行处理系统设计 被引量:4
18
作者 刘郁林 黎湘 +1 位作者 庄钊文 陈曾平 《系统工程与电子技术》 EI CSCD 2000年第2期47-49,共3页
介绍了一种采用 4片ADSP - 2 10 6 0微处理器芯片构成的高速并行处理系统。在该系统中 ,各处理器之间可以根据处理任务的需要实时地进行高速数据传输和高效的软件通信 ,采用EPROM进行程序引导 ,可以脱机运行。系统以红外 /毫米波复合制... 介绍了一种采用 4片ADSP - 2 10 6 0微处理器芯片构成的高速并行处理系统。在该系统中 ,各处理器之间可以根据处理任务的需要实时地进行高速数据传输和高效的软件通信 ,采用EPROM进行程序引导 ,可以脱机运行。系统以红外 /毫米波复合制导实时信息处理为背景 ,同时又具有较高的灵活性和通用性 ,当要求系统能够支持多任务运行时则更具有优越性。 展开更多
关键词 并行处理 并行计算机 微处理器 设计
在线阅读 下载PDF
并行计算时间模型和并行机系统性能 被引量:6
19
作者 乔香珍 《计算机学报》 EI CSCD 北大核心 1998年第5期413-418,共6页
本文重点从共事存储器式并行机系统体系结构中的新技术和并行软件系统的新特点分析了影响并行算法和应用程序性能的各种因素,并提出改进的并行计算时间模型,给出了提高并行算法和应用软件性能的原则和实例.从理论和实践两方面证明并... 本文重点从共事存储器式并行机系统体系结构中的新技术和并行软件系统的新特点分析了影响并行算法和应用程序性能的各种因素,并提出改进的并行计算时间模型,给出了提高并行算法和应用软件性能的原则和实例.从理论和实践两方面证明并行处理性能依赖于算法、体系结构和系统软件等多方面因素. 展开更多
关键词 并行算法 并行计算 时间模型 并行计算机
在线阅读 下载PDF
JAVA虚拟并行机的设计 被引量:1
20
作者 王博 王春森 《小型微型计算机系统》 EI CSCD 北大核心 1998年第12期51-55,共5页
网络并行是高性能并行计算机领域的研究热点之一,JAVA由于其自身的平台无关性、多线程、可移植等诸多特点正逐渐引起人们的注意,本文在介绍上述两者的基础上,充分利用它们的优势,有机的把它们结合起来,引入JAVA虚拟并行机... 网络并行是高性能并行计算机领域的研究热点之一,JAVA由于其自身的平台无关性、多线程、可移植等诸多特点正逐渐引起人们的注意,本文在介绍上述两者的基础上,充分利用它们的优势,有机的把它们结合起来,引入JAVA虚拟并行机的概念,最后给出了简单实现。 展开更多
关键词 JVPM 网络并行 并行计算机 JAVA语言
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部