期刊文献+
共找到1,050篇文章
< 1 2 53 >
每页显示 20 50 100
一款新型闪存转换层的设计与优化
1
作者 荆坤坤 汪丹丹 +3 位作者 纪启国 陈芳 唐晓菀 朱倩 《延边大学学报(自然科学版)》 2025年第1期83-87,共5页
为了降低闪存转换层对内存资源的占用,设计了一款新型的闪存转换层算法,该算法包含负载均衡、扇区映射、垃圾回收、坏块管理等模块.实验表明,该算法在运行时所需内存大小与用户使用时配置的情况有关,其中最大所需内存取决于闪存包含的... 为了降低闪存转换层对内存资源的占用,设计了一款新型的闪存转换层算法,该算法包含负载均衡、扇区映射、垃圾回收、坏块管理等模块.实验表明,该算法在运行时所需内存大小与用户使用时配置的情况有关,其中最大所需内存取决于闪存包含的所有映射信息的大小,最小所需内存为132字节;因此,该设计在嵌入式应用场景中具有良好的潜在应用价值。 展开更多
关键词 Nand Flash FTL 负载均衡 物联网 地址映射
在线阅读 下载PDF
基于共享总线结构的存储器内建自测试电路
2
作者 雷鹏 纪元法 +1 位作者 肖有军 李尤鹏 《半导体技术》 北大核心 2024年第2期158-163,200,共7页
随着片上系统处理的数据增多,数据存储器测试逻辑相应增加,在保证测试功能的同时减小测试电路面积是当下急需解决的问题。基于共享总线结构的存储器内建自测试(MBIST)电路,通过将多个存储器引脚信号进行复用的方式,对存储器进行层次化设... 随着片上系统处理的数据增多,数据存储器测试逻辑相应增加,在保证测试功能的同时减小测试电路面积是当下急需解决的问题。基于共享总线结构的存储器内建自测试(MBIST)电路,通过将多个存储器引脚信号进行复用的方式,对存储器进行层次化设计,将物理存储器拼接组成逻辑存储器模块,再整合多个逻辑存储器成为一个大的存储器集模块,MBIST控制器针对存储器集进行MBIST,从而减少测试逻辑数量以达到减小测试电路占用面积的目的。通过实验证明,该结构可以满足MBIST相关需求,相较于针对单颗存储器测试的传统MBIST电路面积减小了21.44%。该方案具有良好的实用性,可以为相关存储器测试设计提供参考。 展开更多
关键词 共享总线结构 存储器内建自测试(MBIST) 逻辑存储器 测试电路面积 层次化设计
原文传递
一种基于失效场景的故障记录方法 被引量:1
3
作者 宋丫 刘宵辰 王晓航 《山西电子技术》 2024年第1期5-6,共2页
现代飞机的综合化程度越来越高,功能设计的复杂程度也随之增加,系统内部各信号之间的交联愈发复杂,导致飞机失效时的故障排查难度增大。基于此,以机载设备故障信息记录为出发点,介绍了一种基于失效场景的故障记录方法,通过将故障日志记... 现代飞机的综合化程度越来越高,功能设计的复杂程度也随之增加,系统内部各信号之间的交联愈发复杂,导致飞机失效时的故障排查难度增大。基于此,以机载设备故障信息记录为出发点,介绍了一种基于失效场景的故障记录方法,通过将故障日志记录在非易失存储器中,复原失效场景下的各接口状态,快速建立起各个相关部件间的联系,从而为故障分析提供依据,方便现场维护人员快速定位,提高排查效率。 展开更多
关键词 故障记录 故障排查 失效
在线阅读 下载PDF
DRAM研究现状与发展方向
4
作者 牛君怡 孙锴 《电子技术应用》 2024年第12期21-30,共10页
动态随机存取存储器(DRAM)因其高存储密度和成本效益,在现代大规模计算机和超高速通信系统中得到广泛应用。主要介绍动态DRAM的发展历程、关键技术、国内外研究进展以及未来发展方向。首先,介绍了DRAM的分类、基本单元结构、工作原理。... 动态随机存取存储器(DRAM)因其高存储密度和成本效益,在现代大规模计算机和超高速通信系统中得到广泛应用。主要介绍动态DRAM的发展历程、关键技术、国内外研究进展以及未来发展方向。首先,介绍了DRAM的分类、基本单元结构、工作原理。其次,详细介绍了DDR SDRAM的关键性能指标以及专用DRAM的发展。然后,介绍了提高DRAM访问速度、容量与密度的创新DRAM架构和技术,以及无电容存储单元结构、3D堆叠DRAM技术以及Rowhammer安全问题及其防御机制。最后,展望了DRAM技术的未来发展方向,阐述了为了应对日益增长的高速、低功耗和高可靠性的存储需求,对现有DRAM技术的进行深入研究和创新的重要性。 展开更多
关键词 DRAM 无电容存储单元 3D DRAM Rowhammer 2T0C DRAM
在线阅读 下载PDF
DRAM芯片的最新研制进展与发展趋势 被引量:11
5
作者 成立 王振宇 高平 《半导体技术》 CAS CSCD 北大核心 2004年第4期1-5,14,共6页
介绍了动态随机存取存储器(DRAM)的最新制造技术、0.1μm特征尺寸理论极限的突破和相关新技术的进展,并展望了3种非易失性随机存取存储器(NVRAM),如FRAM、相变RAM、MRAM和BiCMOS技术的开发前景与发展趋势。
关键词 DRAM 动态随机存取存储器 数字集成电路 FRAM 相变RAM MRAM BICMOS 发展趋势
在线阅读 下载PDF
RAM的故障模型及自测试算法 被引量:10
6
作者 李璇君 辛季龄 +1 位作者 张天宏 刘国刚 《南京航空航天大学学报》 EI CAS CSCD 北大核心 1999年第1期48-53,共6页
通过对RAM故障情况的全面、深入分析,建立了RAM的功能故障模型。并在此基础上,提出一种全面、实用的故障自测试算法。该算法分三步完成测试:(1)测试RAM中的固定为1(0)故障、固定开路故障、状态转换故障、数据保持故... 通过对RAM故障情况的全面、深入分析,建立了RAM的功能故障模型。并在此基础上,提出一种全面、实用的故障自测试算法。该算法分三步完成测试:(1)测试RAM中的固定为1(0)故障、固定开路故障、状态转换故障、数据保持故障及第一类耦合故障中的不相关耦合等故障;(2)测试第一类耦合故障中的相关耦合故障;(3)测试第二类耦合故障。对RAM的故障注入试验验证了该算法的有效性。并将此算法应用于航空电子模拟器的BIT(Builtintest)的设计中。 展开更多
关键词 故障检测 故障模型 耦合故障 自测试算法 RAM
在线阅读 下载PDF
动态随机存储器IC芯片制造技术的进展与展望 被引量:4
7
作者 孙以材 王静 +2 位作者 赵彦晓 田立强 刘江 《半导体技术》 CAS CSCD 北大核心 2002年第12期10-13,共4页
介绍了DRAM 0.1mm特征尺寸理论极限的突破及相关技术进展,以及各种非易失性随机存储器(NVRAM)如FeRAM,相变RAM,MRAM。现今PC中的RAM很快将被NVRAM所取代,从而可缩短PC的启动时间。
关键词 动态随机存储器 IC芯片 展望 集成电路 非易失性随机存储器
在线阅读 下载PDF
多路读写的SDRAM接口设计 被引量:10
8
作者 赵丕凤 徐元欣 +1 位作者 赵亮 李式巨 《电子技术应用》 北大核心 2002年第9期11-13,共3页
介绍SDRAM的主要控制信号和基本命令时序,提出一种应用于解复用的支持多路读写的SDRAM接口设计,为需要大容量存储器的电路设计提供了新思路。
关键词 多路读写 SDRAM 解复用 接口 同步动态随机存储器
在线阅读 下载PDF
多媒体协处理器SM501在全彩LED显示屏脱机播放系统的应用 被引量:3
9
作者 丁铁夫 陈伟 +1 位作者 郑喜凤 苑振 《液晶与显示》 CAS CSCD 北大核心 2009年第6期860-865,共6页
设计了一种基于嵌入式系统的全彩LED显示屏脱机播放系统,可支持高分辨率全彩LED显示屏的脱机播放。针对典型嵌入式系统在显示性能方面的瓶颈,提出了使用多媒体协处理器SM501增强显示性能的嵌入式系统方案,在软件上设计了SM501硬件加速... 设计了一种基于嵌入式系统的全彩LED显示屏脱机播放系统,可支持高分辨率全彩LED显示屏的脱机播放。针对典型嵌入式系统在显示性能方面的瓶颈,提出了使用多媒体协处理器SM501增强显示性能的嵌入式系统方案,在软件上设计了SM501硬件加速底层显示接口以提高显示性能,并利用SM501提供的显示加速功能优化了视频播放。该系统较好地解决了目前国内LED显示屏脱机控制卡局限于支持单色或者伪彩LED,分辨率低、不能播放高质量视频的现状。 展开更多
关键词 SM501 LED脱机播放 S3C2440 XVID
在线阅读 下载PDF
计算机RAM检错纠错电路的设计与实现 被引量:5
10
作者 刘淑芬 崔星 《航天控制》 CSCD 北大核心 2003年第4期59-67,共9页
分析了在空间环境下影响RAM可靠性的主要因素及主要故障模式,介绍了利用FPGA实现RAM 检错纠错电路的方法,给出了仿真结果,并将此方法同用中小规模集成电路实现RAM EDAC的方法进行了比较。
关键词 计算机 RAM EDAC 电路设计 仿真 FPGA 检错纠错电路 可靠性 故障模式 SEU 电路模块 设计原理
在线阅读 下载PDF
LED显示控制系统中SDRAM控制器的设计 被引量:3
11
作者 郑喜凤 尹柱霞 严飞 《液晶与显示》 CAS CSCD 北大核心 2009年第3期423-428,共6页
对应用在LED显示控制系统中的SDRAM控制器进行了设计,实现了256×64像素点的实时显示控制,采用XILINX公司的现场可编程逻辑器件(FPGA)XC3S250E作为系统的硬件载体。动态内存的采用打破了静态RAM的使用局限,具有频率高、空间大和成... 对应用在LED显示控制系统中的SDRAM控制器进行了设计,实现了256×64像素点的实时显示控制,采用XILINX公司的现场可编程逻辑器件(FPGA)XC3S250E作为系统的硬件载体。动态内存的采用打破了静态RAM的使用局限,具有频率高、空间大和成本低的优点。本控制器采用VHDL语言进行程序编写,核心部分由状态机组成并采用新颖的读写方式来提高系统的总线利用率,具有较好的系统性和通用性。 展开更多
关键词 LED显示控制系统 SDRAM控制器 现场可编程逻辑器件 VHDL
在线阅读 下载PDF
基于GMR及TMR效应的磁随机存储器的最新应用开发 被引量:4
12
作者 孙以材 刘新福 宋青林 《半导体技术》 CAS CSCD 北大核心 2001年第6期46-50,64,共6页
介绍了巨磁电阻(GMR)及隧道磁电阻(TMR)效应,讨论了计算机磁随机存储器(MRAM)的最新应用开发。
关键词 磁随机存储器 巨磁电阻 隧道磁电阻
在线阅读 下载PDF
SDRAM接口的VHDL设计 被引量:10
13
作者 沙燕萍 曾烈光 《电子技术应用》 北大核心 2000年第6期23-24,共2页
SDRAM以其高速和大容量的优点获得了极大的应用,但是其接口与目前广泛应用的微处理器系统不兼容,介绍了用 VHDL语言实现的 SDRAM与 RAM之间的接口控制电路,从而将SDRAM应用到微处理器系统中。
关键词 SDRAM VHDL语言 接口 设计
在线阅读 下载PDF
一种改进的嵌入式存储器测试算法 被引量:6
14
作者 苏彦鹏 薛忠杰 +1 位作者 须自明 韩磊 《微计算机信息》 北大核心 2007年第01Z期110-112,共3页
基于一种适合于测试静态简化故障的MarchSS算法,提出了一种改进的嵌入式随机存取存储器测试算法-MarchSSE算法。该算法在测试长度不变的情况下,不仅能测出MarchSS算法所测试的全部的功能故障,而且还能检测出MarchSS算法所遗漏的固定开... 基于一种适合于测试静态简化故障的MarchSS算法,提出了一种改进的嵌入式随机存取存储器测试算法-MarchSSE算法。该算法在测试长度不变的情况下,不仅能测出MarchSS算法所测试的全部的功能故障,而且还能检测出MarchSS算法所遗漏的固定开路故障,以及大部分的动态故障,故障覆盖率得到了大幅度地提高。 展开更多
关键词 故障原语 静态故障 动态故障 存储器测试 故障覆盖率
在线阅读 下载PDF
排队论在ATM网络传输中的应用 被引量:4
15
作者 赵跃华 徐胜芹 《计算机工程与设计》 CSCD 北大核心 2008年第15期3870-3871,4085,共3页
将排队论应用于ATM网络传输系统中,针对ATM网络传输过程中的IP块时延的抖动问题,提出了一种新型的缓冲区策略,并且通过仿真,计算出了该策略下缓冲区的最优值。最后结果表明,这种缓冲区策略能够有效降低由于抖动而产生的数据丢失率,在网... 将排队论应用于ATM网络传输系统中,针对ATM网络传输过程中的IP块时延的抖动问题,提出了一种新型的缓冲区策略,并且通过仿真,计算出了该策略下缓冲区的最优值。最后结果表明,这种缓冲区策略能够有效降低由于抖动而产生的数据丢失率,在网络状态欠佳的情况下,也能够保证数据的正常传输。对于ATM网络传输系统的缓冲区方案设计及其参数确定具有较大的理论意义和很强的实用价值。 展开更多
关键词 排队论 时延抖动 缓冲区策略 扩充因子 仿真
在线阅读 下载PDF
视频图像捕获系统SRAM控制器的FPGA实现 被引量:4
16
作者 朱鹏飞 赵雅兴 《半导体技术》 CAS CSCD 北大核心 2002年第6期18-22,共5页
介绍了视频图像捕获系统中用SRAM直接接收一帧数字图像信号的实现方案。图像数据采集频率可达13.5MHz,信号数据用FPGA芯片实现的SRAM控制器接收,然后直接存入到处理器的外部SRAM中。
关键词 视频图像捕获系统 SRAM 控制器 FPGA
在线阅读 下载PDF
SDRAM视频存储控制器的设计与实现 被引量:9
17
作者 罗玉平 施业斌 +1 位作者 尹社广 陈海涛 《微型机与应用》 2002年第9期23-25,共3页
提出了一种3DDCT视频压缩核的SDRAM接口存储器控制模块实现方案。该方案利用状态机完成SDRAM接口信号编码以及缓冲数据接口的FIFO操作。
关键词 SDRAM 视频存储控制器 设计 存储器
在线阅读 下载PDF
分布式计算机系统负载平衡研究 被引量:9
18
作者 陈涛 陈启买 《计算机技术与发展》 2006年第5期33-35,共3页
负载平衡是分布式系统中的一个研究热点。为了实现和充分利用这种能力,需要优良的负载平衡分配方案。对负载问题进行了数学化描述,研究了分布计算机系统中基本负载平衡策略,在此基础上提出了一个基于人工智能的负载平衡方案。利用在线... 负载平衡是分布式系统中的一个研究热点。为了实现和充分利用这种能力,需要优良的负载平衡分配方案。对负载问题进行了数学化描述,研究了分布计算机系统中基本负载平衡策略,在此基础上提出了一个基于人工智能的负载平衡方案。利用在线跟踪技术,获得作业的行为特征(资源需求和执行时间等),从而筛选出那些不值得转移的短作业。性能测试的结果表明,文中所提出的方法能够较好地缩短作业的平均响应时间和提高系统的资源利用率,实现了动态负载平衡的目的。 展开更多
关键词 负载平衡 分布计算机 智能调度
在线阅读 下载PDF
静态随机存储器数据残留特性研究 被引量:1
19
作者 焦慧芳 张小波 +2 位作者 贾新章 杨雪莹 钟征宇 《固体电子学研究与进展》 CAS CSCD 北大核心 2006年第4期536-539,共4页
通常在安全处理系统中,微处理都将密钥储存在静态随机存储器(SRAM)中,如果SRAM的数据在断电后确实完全丢失,那么采取这样的对策是非常安全的,但是SRAM在断电后存在数据残留的问题,是系统的一个重大安全隐患。针对信息系统的安全性,用实... 通常在安全处理系统中,微处理都将密钥储存在静态随机存储器(SRAM)中,如果SRAM的数据在断电后确实完全丢失,那么采取这样的对策是非常安全的,但是SRAM在断电后存在数据残留的问题,是系统的一个重大安全隐患。针对信息系统的安全性,用实验方法进行了SRAM数据残留特性的研究,确定了多种SRAM数据残留的临界温度点,建立了数据残留时间与温度的相关关系,进行了数据残留特性与电参数的相关分析,提取出数据残留特性的特征电参数待机电流Iddsb,有助于进一步研究SRAM数据残留机理。 展开更多
关键词 静态随机存储器 数据残留 温度 待机电流
在线阅读 下载PDF
SDRAM控制器简易化设计 被引量:4
20
作者 刘浩淼 卞树檀 朱守保 《电子设计工程》 2011年第19期52-54,60,共4页
SDRAM存储芯片拥有快速读写的性能,可以应用以回波模拟系统作为数据高速缓存器。SDRAM芯片是由SDRAM控制器控制的,SDRAM控制器有严格的控制时序和工作状态,可以使用有限状态机理论和VerilogHDL语言对FPGA进行模块化开发设计。笔者基于F... SDRAM存储芯片拥有快速读写的性能,可以应用以回波模拟系统作为数据高速缓存器。SDRAM芯片是由SDRAM控制器控制的,SDRAM控制器有严格的控制时序和工作状态,可以使用有限状态机理论和VerilogHDL语言对FPGA进行模块化开发设计。笔者基于FPGA给出了一种SDRAM控制器简易化设计方法,实验结果表明该方法简化了SDRAM控制器的设计。 展开更多
关键词 SDRAM控制器 FPGA 有限状态机 VERILOGHDL
在线阅读 下载PDF
上一页 1 2 53 下一页 到第
使用帮助 返回顶部