期刊文献+
共找到1,597篇文章
< 1 2 80 >
每页显示 20 50 100
基于动态页面映射的远程交换系统内存管理优化
1
作者 李昱祁 王霄阳 +1 位作者 朱文喆 李永坤 《计算机应用研究》 北大核心 2025年第10期3099-3105,共7页
远程交换系统利用内核的页面交换机制透明地使用远程内存,是构建分离式内存架构的一种常见方法。然而,现有系统在创建远程交换分区时,会预先分配完整容量的远程内存,导致内部碎片并降低内存使用率。针对此问题,设计了一种新型远程内存... 远程交换系统利用内核的页面交换机制透明地使用远程内存,是构建分离式内存架构的一种常见方法。然而,现有系统在创建远程交换分区时,会预先分配完整容量的远程内存,导致内部碎片并降低内存使用率。针对此问题,设计了一种新型远程内存管理方法,动态地为系统中正在使用的交换条目映射远程页面,减少非必要内存占用。该方法引入高效的节点间内存分配与回收机制,以支持细粒度内存管理并确保计算节点间的内存访问隔离性。实验结果表明,该方法可以在不同场景下将远程交换分区的内存利用率提高5.2%~89.1%,同时仅引入较少的额外开销。因此,该方法可以有效提高远程交换系统的内存管理效率。 展开更多
关键词 远程交换系统 内存管理 动态页面映射 远程直接内存访问
在线阅读 下载PDF
SIC:面向大语言模型训练的增量检查点技术
2
作者 王志强 朱文喆 +1 位作者 闫超美 李永坤 《计算机应用研究》 北大核心 2025年第11期3397-3404,共8页
大语言模型训练过程会频繁产生各种软硬件故障,造成训练延长和资源浪费。检查点技术作为关键容错机制在保障训练持续性方面发挥重要作用,但传统的全量检查点方法限制了检查点频率并消耗大量存储资源。为此,提出了一种重要性感知增量检... 大语言模型训练过程会频繁产生各种软硬件故障,造成训练延长和资源浪费。检查点技术作为关键容错机制在保障训练持续性方面发挥重要作用,但传统的全量检查点方法限制了检查点频率并消耗大量存储资源。为此,提出了一种重要性感知增量检查点方法(SIC)。该方法设计了分层感知的参数更新过滤算法,有效识别每层网络的重要参数更新;此外,通过动态阈值调节机制,在训练过程中实时调节参数变化阈值,确保不丢失关键更新;最后,从理论上证明了SIC对训练收敛性的影响可控。实验表明,单次迭代保存2%的数据足以保证模型的精度和收敛性;相比于最先进的全量检查点方法,在相同开销约束下SIC检查点频率提升了9~17倍,存储开销仅为3%。因此,SIC兼具了高执行效率、低存储开销的优势。 展开更多
关键词 大语言模型 容错训练 检查点技术 增量检查点
在线阅读 下载PDF
基于STREAM的内存性能测试设计与分析
3
作者 刘建 黄奇 +2 位作者 官慧敏 张明娟 吴宸 《电子质量》 2024年第5期81-86,共6页
主要对STREAM内存性能测试工具进行了深入研究,同时对内存性能影响因素进行了分析,详细地阐述了CPU、内存、编译器等影响因素对内存性能可能存在的影响点,进一步选取不同架构CPU、不同内存速率、不同版本的GCC编译器设计相关案例进行内... 主要对STREAM内存性能测试工具进行了深入研究,同时对内存性能影响因素进行了分析,详细地阐述了CPU、内存、编译器等影响因素对内存性能可能存在的影响点,进一步选取不同架构CPU、不同内存速率、不同版本的GCC编译器设计相关案例进行内存性能测试。测试结果表明,CPU架构、内存速率与GCC编译器版本均对内存性能有一定影响,其中CPU架构影响最大,满线程测试结果最大相差4.17倍,内存速率影响最小,单线程测试结果几乎无影响。 展开更多
关键词 可持续内存带宽 内存性能 影响因素
在线阅读 下载PDF
基于视觉的Web页面分块算法的改进与实现 被引量:11
4
作者 高乐 张健 田贤忠 《计算机系统应用》 2009年第4期65-69,共5页
基于视觉的Web页面分块算法(Vision-based Page Segmentation Algorithm)作为网页分块技术重要的一部分,得到了广泛的应用,然而由于网页视觉特点的复杂性,导致VIPS具有算法规则过于复杂和性能相对不高等缺陷。针对存在的问题,本文用<... 基于视觉的Web页面分块算法(Vision-based Page Segmentation Algorithm)作为网页分块技术重要的一部分,得到了广泛的应用,然而由于网页视觉特点的复杂性,导致VIPS具有算法规则过于复杂和性能相对不高等缺陷。针对存在的问题,本文用<table>标签树对微软提出的VIPS进行改进,提出一种改进算法CTVPS,最后通过实验证明了本文算法的正确性和性能优越性。 展开更多
关键词 VIPS 网页分块 TABLE 标签树 CTVPS
在线阅读 下载PDF
应用于非破坏性读出铁电存储器的MFIS FET制备及其特性 被引量:2
5
作者 颜雷 林殷茵 +2 位作者 汤庭鳌 黄维宁 姜国宝 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2002年第3期301-304,共4页
将 Zr O2 和 PZT的 sol- gel薄膜制备技术应用到非破坏性读出铁电存储器中 ,制作出应用 Al/ PZT/ Zr O2 / p- Si结构的 MFIS电容和单管 MFIS FET,研究了 MFIS电容的界面和存储窗口特性 ,结果表明 Zr O2 介质阻挡层和 Si衬底以及 PZT的... 将 Zr O2 和 PZT的 sol- gel薄膜制备技术应用到非破坏性读出铁电存储器中 ,制作出应用 Al/ PZT/ Zr O2 / p- Si结构的 MFIS电容和单管 MFIS FET,研究了 MFIS电容的界面和存储窗口特性 ,结果表明 Zr O2 介质阻挡层和 Si衬底以及 PZT的附着良好 ,在± 5 V测试电压、1MHz测试频率下 ,存储窗口电压为 2 .6 V左右 ,与相应的铁电薄膜的正、负矫顽电压差值的比为 0 .8.对于宽长比为 5 0 0μm / 5 0μm器件 ,采用栅极与源极、漏极写入方式 ,± 10 V时在写入电压下得到理想的输入 -输出特性 ;小尺寸的 4 0μm/ 8μm器件在± 5 展开更多
关键词 铁电存储器 非破坏性读出 铁电薄膜 MFIS FET
在线阅读 下载PDF
内存文件系统综述 被引量:2
6
作者 张学成 肖侬 +1 位作者 刘芳 余松平 《计算机研究与发展》 EI CSCD 北大核心 2015年第S2期9-17,共9页
随着处理器和存储器之间性能差距越来越大,特别是处理器和外存之间的巨大差距使得I/O瓶颈问题日益突出.利用内存来缓解I/O瓶颈的传统做法是在内存中设置磁盘文件cache(buffer cache),从而减少访问外存的次数.但数据爆炸式的增长对内存... 随着处理器和存储器之间性能差距越来越大,特别是处理器和外存之间的巨大差距使得I/O瓶颈问题日益突出.利用内存来缓解I/O瓶颈的传统做法是在内存中设置磁盘文件cache(buffer cache),从而减少访问外存的次数.但数据爆炸式的增长对内存容量的需求越来越大,传统方法通过增加cache容量带来的效益反而会减少,而且在内外存之间频繁交换数据会产生较大的开销,因此在内存上直接建立内存文件系统的方法应运而生.此外,随着工业技术的进步,新型非易失性存储介质逐渐出现在人们的视野中,它可字节寻址和非易失的特性使得数据在内存级就可以持久化存储.由于文件系统总是和介质本身紧密相连的,分别讨论了基于易失性内存和非易失性内存的文件系统,阐述了它们各自的主要特点,如存储特性、访问方法、读写性能等方面,并通过比较发现内存文件系统在性能上比磁盘文件系统有巨大的提升,将是一种缓解I/O瓶颈更有效的途径. 展开更多
关键词 文件系统 内存 易失性内存 非易失性内存 持久内存 存储系统
在线阅读 下载PDF
基于NAND型FLASH的双备份固态存储系统 被引量:6
7
作者 梁永刚 崔永俊 郇弢 《科学技术与工程》 北大核心 2013年第26期7675-7682,共8页
设计了一种以NAND型FLASH为存储核心的高速、大容量数据双备份存储系统,实现了对高速遥测数据的采集及实时可靠存储。采用模块化的设计思想,以现场可编程门阵列(FPGA)作为主控芯片,将采集的遥测数据进行高频消抖后,送入双FLASH并行存储... 设计了一种以NAND型FLASH为存储核心的高速、大容量数据双备份存储系统,实现了对高速遥测数据的采集及实时可靠存储。采用模块化的设计思想,以现场可编程门阵列(FPGA)作为主控芯片,将采集的遥测数据进行高频消抖后,送入双FLASH并行存储;同时实现对FLASH的自断电保护。针对高速、高压、高冲击等各种高过载环境,对存储模块采用双筒灌封防护技术,有效保护了实验结果。从硬件电路及逻辑时序两个方面介绍了此存储系统,并给出了试验结果。 展开更多
关键词 FLASH 双备份 FPGA 高频消抖 灌封防护
在线阅读 下载PDF
动态共享内存缓冲池技术 被引量:6
8
作者 余翔湛 殷丽华 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2004年第3期380-383,共4页
针对传统的共享内存区管理方式存在的内存资源浪费、使用效率低等问题,提出了一种可滑动的动态共享内存缓冲池技术来实现线程间的大批量数据通讯,即为所有线程申请一整块空间作为存放数据的缓冲池,建立一定数量的单向指针链表,每个指针... 针对传统的共享内存区管理方式存在的内存资源浪费、使用效率低等问题,提出了一种可滑动的动态共享内存缓冲池技术来实现线程间的大批量数据通讯,即为所有线程申请一整块空间作为存放数据的缓冲池,建立一定数量的单向指针链表,每个指针链表代表一个数据缓冲区.管理内存时,可按需要动态地增减每个指针链表的节点数,使每个数据缓冲区占用的内存按需滑动.理论分析与测试结果表明,该技术提高了整个内存缓冲区的利用率和数据传递的效率. 展开更多
关键词 动态共享内存 缓冲池 线程 指针链表
在线阅读 下载PDF
基于DCT变换矢量数据压缩 被引量:4
9
作者 李金凤 高巍 《计算机应用与软件》 CSCD 2010年第11期105-107,144,共4页
针对矢量数据复杂的内部结构和数据量大的特点,提出了基于离散余弦变换的矢量数据压缩方案。该方案特点是提出了动态分块算法,该算法根据数据之间的相关性把矢量数据划分为若干个大小不等的数据块,形成坐标点序列,从而避免固定分块给压... 针对矢量数据复杂的内部结构和数据量大的特点,提出了基于离散余弦变换的矢量数据压缩方案。该方案特点是提出了动态分块算法,该算法根据数据之间的相关性把矢量数据划分为若干个大小不等的数据块,形成坐标点序列,从而避免固定分块给压缩带来的不利影响。针对变换后的直流系数和交流系数的特点,分别应用了差分脉冲调制编码和游程长度编码技术对数据进行编码。经实验分析表明:本算法具有较高的压缩性能,较好的压缩和解压效率和简单实用性。 展开更多
关键词 矢量数据压缩 离散余弦变换 动态分块
在线阅读 下载PDF
内存大小可控的高速内存管理算法 被引量:3
10
作者 董文生 沈春锋 《控制工程》 CSCD 北大核心 2013年第S1期69-71,共3页
内存管理功能是工业应用系统中一项极为重要的功能,能够为应用系统分配内存并进行管理。提出了一种内存大小可控的高速内存管理算法。一方面,在内存申请和释放过程中算法复杂度低,能满足工业控制系统的实时性需求,另一方面,可以保证内... 内存管理功能是工业应用系统中一项极为重要的功能,能够为应用系统分配内存并进行管理。提出了一种内存大小可控的高速内存管理算法。一方面,在内存申请和释放过程中算法复杂度低,能满足工业控制系统的实时性需求,另一方面,可以保证内存在释放时归还给操作系统,使内存占用大小可控,非常适合需要高性能高实时性且内存总量有限的工控软件和嵌入式系统。目前,由于高实时性和内存大小的可控,该算法已经在工程项目中得到了应用。 展开更多
关键词 内存管理 申请 释放 实时系统
原文传递
云计算及云存储的管理技术 被引量:18
11
作者 周平 张超 《上海电力学院学报》 CAS 2010年第5期498-501,共4页
给出了云计算的定义,提出了云计算的架构,描述了云计算的特点.以Google GFS云存储和数据管理技术(B igtab le)为例,系统地阐述了云存储与管理关键技术,并就云存储的安全问题进行了讨论.
关键词 云计算 云存储 Google文件系统 Bigtable存储
在线阅读 下载PDF
SoC实时信号处理系统中的存储系统设计 被引量:1
12
作者 李栋 付博 涂宝招 《计算机应用研究》 CSCD 北大核心 2005年第5期163-165,共3页
在实时信号处理系统中,常常需要对原始数据以及中间处理数据以行或列交错的形式进行访问,使用通用的DDR-SDRAM系统难以满足系统的实时要求.在基于SoC(System on Chip)技术的实时信号处理系统中,设计了具有全新体系结构的存储系统,新的... 在实时信号处理系统中,常常需要对原始数据以及中间处理数据以行或列交错的形式进行访问,使用通用的DDR-SDRAM系统难以满足系统的实时要求.在基于SoC(System on Chip)技术的实时信号处理系统中,设计了具有全新体系结构的存储系统,新的存储系统的访存效率达到一般的DDR-SDRAM的2~3倍左右. 展开更多
关键词 SOC IC DDR存储系统 实时信号处理系统
在线阅读 下载PDF
时间与空间局部性强弱的量化方法 被引量:1
13
作者 侯昉 黄承慧 陆寄远 《微电子学与计算机》 CSCD 北大核心 2014年第6期48-52,56,共6页
为了解决虚拟内存空间的管理问题,基于现有工作集管理算法的参数,提出了时间与空间局部性强弱量化描述的定义、性质以及可行计算方法.该方法时间复杂度小,量化结果反映了程序运行期间工作集的时间与空间局部性的强弱变化.
关键词 工作集 驻留集 时间局部性 空间局部性 量化方法
在线阅读 下载PDF
新一代闪存AT29C040在激光打标控制器中的应用 被引量:2
14
作者 肖毅 朱绍文 张大斌 《电子产品世界》 2001年第8期45-46,共2页
本文介绍了Atmel公司新一代大容量快闪存储器AT29C040的应用,并且以激光打标控制器为例给出 了实际应用的硬件电路和源代码。
关键词 快闪存储器 单片机接口 数据保护 芯片 激光打标控制器 硬件电路 源代码 AT29C040型
在线阅读 下载PDF
利用锁相环跟踪马达转速在微硬盘伺服写入中的应用 被引量:2
15
作者 赵麒 刘桥 《现代电子技术》 2006年第10期7-9,13,共4页
在众多与硬盘相关的技术中,硬盘伺服信息写入技术非常重要。在硬盘伺服信息写入的过程中要求磁碟转速要非常稳定。通过对硬盘主轴马达的反电动势与马达转速之间关系的分析,提出一种利用马达的反电动势信号跟踪马达转动速度变化,产生系... 在众多与硬盘相关的技术中,硬盘伺服信息写入技术非常重要。在硬盘伺服信息写入的过程中要求磁碟转速要非常稳定。通过对硬盘主轴马达的反电动势与马达转速之间关系的分析,提出一种利用马达的反电动势信号跟踪马达转动速度变化,产生系统伺服写入时钟信号的方法。在此基础上建立适合的锁相环模型,根据实际情况选择参数并进行计算仿真。 展开更多
关键词 锁相环 伺服写入 反电动势 硬主轴马达
在线阅读 下载PDF
基于FPGA技术的DRAM分时存取方法 被引量:1
16
作者 刘华珠 陈雪芳 黄海云 《现代电子技术》 2005年第10期111-112,115,共3页
介绍了一种基于现场可编程技术对DRAM进行读写和刷新操作的方法,根据现场可编程器件设计的特点,结合DRAM读写和刷新时序的要求,提出了同步化操作DRAM的思想,给出了具体同步化操作DRAM的实现方法,针对现场可编程器件设计中经常有多模块... 介绍了一种基于现场可编程技术对DRAM进行读写和刷新操作的方法,根据现场可编程器件设计的特点,结合DRAM读写和刷新时序的要求,提出了同步化操作DRAM的思想,给出了具体同步化操作DRAM的实现方法,针对现场可编程器件设计中经常有多模块同时存取DRAM芯片的需求,提出了对DRAM芯片进行分时存取的方法,讨论了该方法的实现机制,结合具体的项目设计,给出了分时存取方法的关键时序,避开了复杂的DRAM控制器,节省了设计资源,简单方便地解决了DRAM操作的仲裁问题。 展开更多
关键词 FPGA DRAM 同步化 分时存取方法
在线阅读 下载PDF
一种新型图像压缩系统的设计 被引量:1
17
作者 高利聪 菅少坤 梁庭 《电子技术应用》 北大核心 2014年第11期43-46,共4页
为打破传统的摄像机-采集卡-存储卡为一体的简单采集存储设计模式,实现模拟视频和数字视频双采集及数据压缩、高速传输的新模式,设计了一种以FPGA为控制核心、DSP为图像数据处理中心、IP核的生成与双SDRAM乒乓缓存协同工作为技巧、PCI... 为打破传统的摄像机-采集卡-存储卡为一体的简单采集存储设计模式,实现模拟视频和数字视频双采集及数据压缩、高速传输的新模式,设计了一种以FPGA为控制核心、DSP为图像数据处理中心、IP核的生成与双SDRAM乒乓缓存协同工作为技巧、PCI卡高速传输为手段的图像压缩系统。DSP逻辑编码的改进使图像压缩比得到进一步提高。通过实际测试,图像的压缩比可达26:1;FPGA+DSP+PCI卡的综合使用使处理图像数据的速度提高至少50%,图像转存速率更是达到了38 MB/s。 展开更多
关键词 FPGA DSP SDRAM PCI 图像压缩
在线阅读 下载PDF
计算机系统中不同组织方式的Cache性能分析 被引量:1
18
作者 朱保锋 蔡艳 《河南教育学院学报(自然科学版)》 2012年第1期38-39,共2页
分析了Cache的原理,分别从命中率、硬件实现、使用环境等方面对3种Cache组织方式的性能进行了分析比对.
关键词 局部性原理 CACHE 组织方式 命中率 性能分析
在线阅读 下载PDF
多核环境下的DRAM内存分类调度算法 被引量:4
19
作者 赵鹏 《中国科技论文在线》 CAS 2011年第1期6-9,共4页
中央处理器技术逐渐从单一的提高运行频率发展到片上集成多个处理单元,构成了多核甚至众核,运算能力得到极大的提高,但也同时带来了挑战。动态随机存储器(DRAM)内存在共享内存式多核架构中担当重要任务,需要为多个处理单元提供内存资源... 中央处理器技术逐渐从单一的提高运行频率发展到片上集成多个处理单元,构成了多核甚至众核,运算能力得到极大的提高,但也同时带来了挑战。动态随机存储器(DRAM)内存在共享内存式多核架构中担当重要任务,需要为多个处理单元提供内存资源。有时会造成大量内存资源被某一处理单元大量占用,其他处理单元的资源请求不能及时得到反应的问题。针对这种问题设计了一种基于分类的多级内存调度算法,以达到内存资源调度的公平和高效。实验结果表明,所提出的分类调度算法可以很好地协调内存资源的使用。 展开更多
关键词 多核 内存访问调度器 内存控制器 调度算法
在线阅读 下载PDF
双端口存储器的研究与应用 被引量:3
20
作者 张华 李娟 《大庆师范学院学报》 2009年第3期16-18,共3页
随着嵌入式系统的不断发展和应用,数据的存储速度和方式已受到越来越多人的关注。数字信号处理器能实时快速地实现各种数字信号处理算法,而DSP的控制功能不强,可以采用8051单片机控制数据采集板。而单片机与DSP处理器通过双口RAM进行通... 随着嵌入式系统的不断发展和应用,数据的存储速度和方式已受到越来越多人的关注。数字信号处理器能实时快速地实现各种数字信号处理算法,而DSP的控制功能不强,可以采用8051单片机控制数据采集板。而单片机与DSP处理器通过双口RAM进行通信,同时双口RAM的控制信号通过译码电路得到。通过双口RAM IDT7133的构造、工作原理及其在DSP和单片机的应用方面,详细地介绍了双口RAM。 展开更多
关键词 双端口存储器 数字信号处理器 静态MOS存储器
在线阅读 下载PDF
上一页 1 2 80 下一页 到第
使用帮助 返回顶部