期刊文献+
共找到25篇文章
< 1 2 >
每页显示 20 50 100
一种带时延约束的FPGA布局算法 被引量:2
1
作者 周锋 童家榕 唐璞山 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 1999年第4期304-308,共5页
基于SRAM编程结构的FPGA由于编程MOS管的导通电阻,与ASIC相比连线时延较大,为使电路能正常工作,很多情况下设计者必须对电路中某些路径的延迟作出限制.例如,对某些关键路径,要求时延小于某个值;或对一组路径,要... 基于SRAM编程结构的FPGA由于编程MOS管的导通电阻,与ASIC相比连线时延较大,为使电路能正常工作,很多情况下设计者必须对电路中某些路径的延迟作出限制.例如,对某些关键路径,要求时延小于某个值;或对一组路径,要求其中任意2条路径的时延差不能大于某个值.提出的一种能考虑这些时间约束条件的FPGA模拟退火布局算法——PTCP,用约束条件指导模拟退火的方向.为了提高实现约束条件的成功率和获得更优化的结果,在模拟退火过程中,不是按常规单向降低温度,而是在适当的时刻提高温度,反复退火.最后,给出了实例证明PTCP算法的有效性. 展开更多
关键词 FPGA 布局 时延约束 可编程逻辑器件 算法 设计
在线阅读 下载PDF
浅谈FPGA设计中的资源利用 被引量:2
2
作者 吴志文 蓝江桥 李跃华 《微电子学与计算机》 CSCD 北大核心 1998年第6期8-10,共3页
本文根据Xilinx公司3000系列的结构特点,探讨设计时如何利用CLB的组合逻辑、触发器和时钟等资源,并举例说明。
关键词 可编程逻辑器件 FPGA 资源制作 设计
在线阅读 下载PDF
一个有效的用于确定SRAM型FPGA容错布线中预留线的算法 被引量:1
3
作者 徐健 黄维康 黄志军 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 1999年第4期328-331,共4页
在HanchekF等提出的对基于SRAM型FPGA的故障逻辑块进行容错的节点覆盖技术,及相应容错布线技术的基础上,提出了一个改进的容错布线线段预留量算法.新算法可以有效地消除HanchekF等方法中线段预留量的冗余部... 在HanchekF等提出的对基于SRAM型FPGA的故障逻辑块进行容错的节点覆盖技术,及相应容错布线技术的基础上,提出了一个改进的容错布线线段预留量算法.新算法可以有效地消除HanchekF等方法中线段预留量的冗余部分.实验证明,新算法在容错布线中可以有效地减少线段预留量,优于以往文献提出的方法. 展开更多
关键词 容错 FPGA 布线 预留线 算法 SRAM型
在线阅读 下载PDF
性能驱动的LUT结构FPGA的工艺映射 被引量:1
4
作者 张万鹏 童家榕 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 1999年第4期324-327,共4页
提出一个基于性能的针对LUT结构FPGA的工艺映射算法,该算法在映射的过程中充分利用了网络中节点的属性,通过计算节点的参数,采用线性规划方法给出网络的目标函数和约束条件,把一个电路网络的问题转化为纯数学的规划问题求解... 提出一个基于性能的针对LUT结构FPGA的工艺映射算法,该算法在映射的过程中充分利用了网络中节点的属性,通过计算节点的参数,采用线性规划方法给出网络的目标函数和约束条件,把一个电路网络的问题转化为纯数学的规划问题求解,映射问题转化为节点属性的分配问题,来得到最后的映射结果.与其它算法相比,该算法对面积和时延综合的映射结果较优. 展开更多
关键词 性能驱动 工艺映射 FPGA 可编程逻辑器件
在线阅读 下载PDF
可编程逻辑器件的现状与应用 被引量:3
5
作者 刘宝琴 《电子技术应用》 北大核心 1997年第4期4-7,共4页
可编程逻辑器件的现状与应用清华大学电子工程系(100084)刘宝琴众所周知,对于同一项工作,用专用硬件实现和在通用计算机上用软件实现相比,前者工作速度要快得多,但是专用集成电路(ASIC-ApplicationSpe... 可编程逻辑器件的现状与应用清华大学电子工程系(100084)刘宝琴众所周知,对于同一项工作,用专用硬件实现和在通用计算机上用软件实现相比,前者工作速度要快得多,但是专用集成电路(ASIC-ApplicationSpecificIntegratedCi... 展开更多
关键词 可编程逻辑器件 PLD 设计
在线阅读 下载PDF
自制ispLSI下载编程板 被引量:4
6
作者 潘松 王国栋 《电子与自动化》 1999年第5期50-52,共3页
关键词 可编程逻辑器件 ISPLSI 编程板 设计
在线阅读 下载PDF
具有MUX模式的新型LUT结构及其优化算法
7
作者 郭旭峰 王作建 +1 位作者 李明 于芳 《深圳大学学报(理工版)》 EI CAS 北大核心 2013年第3期248-253,共6页
针对传统4-LUT实现多路选择器(multiplexer,MUX)时逻辑利用率低,延迟略大的不足,提出具有MUX模式的新型查找表(look-up table,LUT)结构—M-LUT.M-LUT通过改进传统4-LUT结构,使其在兼容传统4-LUT功能的基础上新增MUX模式,仅需配置1个MUX... 针对传统4-LUT实现多路选择器(multiplexer,MUX)时逻辑利用率低,延迟略大的不足,提出具有MUX模式的新型查找表(look-up table,LUT)结构—M-LUT.M-LUT通过改进传统4-LUT结构,使其在兼容传统4-LUT功能的基础上新增MUX模式,仅需配置1个MUX模式的M-LUT即可实现1个MUX4功能,且延迟仅为一级LUT延迟.为M-LUT设计配套的优化算法,以提高M-LUT利用率.实验结果显示,采用M-LUT加优化算法后,LUT资源占用平均减少8.4%,电路时钟频率平均提高3.1%. 展开更多
关键词 微电子学 多路选择器 查找表 MUX优化算法 现场可编程门阵列 电子设计自动化
在线阅读 下载PDF
基于性能的LUT结构的FPGA的再设计算法
8
作者 张万鹏 童家榕 唐璞山 《计算机应用与软件》 CSCD 北大核心 2001年第3期64-68,共5页
本文提出一个基于性能的LUT结构的FPGA的再设计算法,该算法采用特征函数以及对原布尔网络进行相应的约束实现电路的再设计。因为不改变网络的拓扑结构,从而避免了在再设计过程中重新考虑电路的时延和布局布线结果。
关键词 再设计算法 LUT结构 FPGA 特征函数 可编程逻辑器件
在线阅读 下载PDF
ISP逻辑器件采用逻辑图输入方式设计同步时序电路的标准形式
9
作者 姚福安 周常森 +1 位作者 王济浩 宋可纪 《电气电子教学学报》 1999年第4期25-27,共3页
本文提出一种基于ISP逻辑器件使用逻辑图输入方式设计同步时序逻辑电路的标准形式。该形式电路结构是固定的,根据电路的逻辑功能在相应的输入端填入数据即可。该方法设计过程简单,概念清楚,易于掌握。
关键词 ISP逻辑器件 逻辑图输入 同步时序电路
在线阅读 下载PDF
用函数型可编程器件实现演化硬件 被引量:33
10
作者 康立山 何巍 陈毓屏 《计算机学报》 EI CSCD 北大核心 1999年第7期781-784,共4页
演化硬件通过演化的方式实现电路的功能,可看作是演化算法和可编程逻辑器件的有机结合.目前所面临的问题是演化速度太慢,要解决此问题必须从算法和器件结构入手.本文提出以函数型(树型结构函数)可编程器件作为演化硬件的结构,提... 演化硬件通过演化的方式实现电路的功能,可看作是演化算法和可编程逻辑器件的有机结合.目前所面临的问题是演化速度太慢,要解决此问题必须从算法和器件结构入手.本文提出以函数型(树型结构函数)可编程器件作为演化硬件的结构,提高了编码效率,加快了演化速度,实现了以 G A L作为演化硬件结构所不能实现的四位比较器. 展开更多
关键词 演化硬件 演化算法 可编程逻辑器件
在线阅读 下载PDF
采用在系统可编程逻辑器件的电路设计
11
作者 金心宇 周绮敏 张昱 《电工技术》 1999年第9期21-21,共1页
随着计算机技术和可编程器件的发展,电子电路设计已逐步改变了由书面设计到硬件搭试再到制作样机的过程。尤其对于数字系统,中小规模的74LS 系列和 CD 系列器件已大量地被可编程逻辑器件 PLD 所替代,许多片由中小规模器件构成的电路可... 随着计算机技术和可编程器件的发展,电子电路设计已逐步改变了由书面设计到硬件搭试再到制作样机的过程。尤其对于数字系统,中小规模的74LS 系列和 CD 系列器件已大量地被可编程逻辑器件 PLD 所替代,许多片由中小规模器件构成的电路可以放置在一片 PLD 中,同样,在电工及电子技术应用中,需要能够在当器件被焊接在电路板后,对电路系统进行改进和重构。常规方法对此比较困难, 展开更多
关键词 可编程逻辑器件 电路设计 PLD
在线阅读 下载PDF
串行数据源的设计及其FPGA的实现
12
作者 马婉良 高德远 张盛兵 《计算机研究与发展》 EI CSCD 北大核心 1998年第3期283-285,共3页
文中详细阐述了串行数据源模拟器的功能和体系结构,并讨论了用FPGA实现它的方法.
关键词 串行数据源 FPGA 设计 数据采集 可编程逻辑器件
在线阅读 下载PDF
一个实现FPGA硬线化的开发系统
13
作者 孙自敏 羊性滋 李旭东 《微电子学与计算机》 CSCD 北大核心 1997年第6期9-12,共4页
SMPGA是FPGA的一种硬线化设计,是FPGA的最佳低成本替代品。本文在简介SMPGA基本原理的基础上介绍了一种实现FPGA向SMPGA转换的开发系统.利用本系统可以迅速方便地完成由FPGA向SMPGA的转换。
关键词 FPGA 设计 硬线化 可编程逻辑器件
在线阅读 下载PDF
高性能FPGA设计
14
作者 于敦山 沈绪榜 方晨 《微电子学与计算机》 CSCD 北大核心 1997年第6期5-8,共4页
本文分析了FPGA的基本结构.提出了提高FPGA性能的两个途径:面向器件设计、最少布线设计,可大幅度提高FPGA设计的性能。
关键词 FPGA 设计 逻辑单元 可编程逻辑器件
在线阅读 下载PDF
PLD实现的多处理器嵌入式系统设计
15
作者 孙宏丽 谢长江 《电子技术应用》 北大核心 1998年第6期10-13,共4页
提出利用可编程逻辑器件来实现多处理器间的并行链接传输,利用微处理器单元来完成独立的模块功能,较好地解决传输的实时性问题,使多处理器协调控制可靠方便。给出了一种逻辑设计方法及实现实例。
关键词 多微处理器 并行链接传输 可编程逻辑器件
在线阅读 下载PDF
基于查找表LUT结构的奇数与小数分频电路设计
16
作者 张雷鸣 孙向文 向菲 《电脑与电信》 2009年第8期56-58,共3页
基于查找表LUT的原理,提出了奇数与小数分频电路的设计原理,并采用Verilog进行了奇数与小数分频电路的描述,使用Synopsys公司的Design Complier和Astro进行了综合与布局布线,得到了所设计奇数与小数分频电路的版图,然后仿真证明了设计... 基于查找表LUT的原理,提出了奇数与小数分频电路的设计原理,并采用Verilog进行了奇数与小数分频电路的描述,使用Synopsys公司的Design Complier和Astro进行了综合与布局布线,得到了所设计奇数与小数分频电路的版图,然后仿真证明了设计方法的正确性。 展开更多
关键词 LUT 占空比 TFF 毛刺 小数分频
在线阅读 下载PDF
一种优越的可编程逻辑器件——ISP器件
17
作者 杜青松 张炜 《微处理机》 2000年第1期17-20,共4页
ISP是指在用户自己设计的目标系统中或印刷电路板上为了重新配置逻辑而对逻辑器件进行反复编程的能力。本文就 ISP器件的优点、结构及应用作了较为详细的论述。
关键词 可编程逻辑器件 ISP器件 数字电路 设计
在线阅读 下载PDF
可涓流充电的串行实时钟芯片DS1302及应用设计 被引量:2
18
作者 王明顺 赵德平 《国外电子元器件》 1997年第2期16-20,共5页
本文在对DS1302时钟芯片详细介绍的基础上,给出了它与Intel51单片机互连的实例及用PL/M-51实现的DS1302操作程序清单和中文注释。
关键词 实时时钟 串行时钟 设计 单片机 DS1302
在线阅读 下载PDF
同步地址信号发生器的设计实现 被引量:1
19
作者 杨宾 白荣光 毛俊华 《计算机应用研究》 CSCD 1999年第4期44-46,共3页
本文论述的是在实际系统设计中常遇到的地址信号发生器的设计实现,文中给出了一种巧妙地使用常用的GAL芯片来设计同步性能好、实现简便的同步地址信号发生器的设计思路和实现方案,并给出了一个可外部选择地址信号发生速率、多段地址... 本文论述的是在实际系统设计中常遇到的地址信号发生器的设计实现,文中给出了一种巧妙地使用常用的GAL芯片来设计同步性能好、实现简便的同步地址信号发生器的设计思路和实现方案,并给出了一个可外部选择地址信号发生速率、多段地址空间寻址的同步地址信号发生器实例。 展开更多
关键词 地址信号发生器 信号分析 设计 GAL芯片
在线阅读 下载PDF
8×8矩阵高速DCT的硬件实现 被引量:1
20
作者 杨睿 郑学仁 《半导体技术》 CAS CSCD 北大核心 1999年第6期47-51,共5页
离散余弦变换(DCT)在语音及图象处理方面应用广泛,本文采用行列分离的DCT 算法,用XILINX 公司的FPGA 芯片设计了一个实现该算法的硬件运算电路, 在设计中着力于提高它的运算速度并控制硬件的规模,
关键词 离散余弦变换 可编程门阵列 数字信号处理 下PGA
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部