期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种专用指令集安全处理器的架构设计与实现 被引量:3
1
作者 韩林 韩军 +2 位作者 曾晓洋 陆荣华 赵佳 《小型微型计算机系统》 CSCD 北大核心 2009年第4期746-751,共6页
提出一种专用指令集安全处理器的架构设计和VLSI实现方法,取得了高效的密码运算能力及良好的硬件结构和指令集可扩展性.通过分析对称密码算法和散列算法特点,本文基于低成本RISC结构,提出并行查找表与特殊算术逻辑单元相结合的架构设计... 提出一种专用指令集安全处理器的架构设计和VLSI实现方法,取得了高效的密码运算能力及良好的硬件结构和指令集可扩展性.通过分析对称密码算法和散列算法特点,本文基于低成本RISC结构,提出并行查找表与特殊算术逻辑单元相结合的架构设计方法,并以包含密码学专用指令的指令集与其对应,使密码算法程序代码密度紧凑、执行效率高.本设计可执行SMS4、AES、SHA-1等算法,并提出一种安全存储方法,提高安全处理器系统的抗攻击能力. 展开更多
关键词 安全处理器 SMS4 AES SHA-1 并行查找表 特殊算术逻辑单元
在线阅读 下载PDF
应用于安全处理器的RSA/SHA复用加密单元设计 被引量:2
2
作者 韩林 韩军 +1 位作者 曾晓洋 黄伟 《武汉大学学报(理学版)》 CAS CSCD 北大核心 2008年第5期615-618,共4页
提出了一种加速RSA和SHA算法的复用硬件架构设计方法,通过在RISC处理器中集成一种RSA/SHA复用加密单元来取得高效的密码运算能力.以一种使用该加密单元的安全处理器来验证该方案的有效性,结果表明密钥长度为1 024位的RSA算法执行时间为1... 提出了一种加速RSA和SHA算法的复用硬件架构设计方法,通过在RISC处理器中集成一种RSA/SHA复用加密单元来取得高效的密码运算能力.以一种使用该加密单元的安全处理器来验证该方案的有效性,结果表明密钥长度为1 024位的RSA算法执行时间为190 ms,SHA-1的吞吐率达到64 Mb/s.本方案采用SMIC0.18μm标准CMOS工艺进行了逻辑综合,RSA/SHA复用加密单元的最高时钟频率可达到196 MHz,核心电路面积约为2600个等效与非门. 展开更多
关键词 RSA算法 安全散列算法 RSA/SHA复用加密单元 RISC处理器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部