期刊文献+
共找到134篇文章
< 1 2 7 >
每页显示 20 50 100
逻辑函数最大项展开式和CRM展开式的转换 被引量:26
1
作者 程捷 陈偕雄 《浙江大学学报(理学版)》 CAS CSCD 2003年第3期281-283,共3页
在逻辑函数的CRM展开式和两种新运算基础上,对函数最大项展开系数和CRM展开系统(dj系数)之间的关系作了较详细的讨论,并提出了两者的矩阵转换法,快速转换法和直接代入转换法,具备较好的实用性.
关键词 逻辑函数 最大项展开式 CRM展开式 矩阵转换法 快速转换法 直接代入转换法 逻辑电路
在线阅读 下载PDF
基于K图的布尔差分计算的图形方法 被引量:6
2
作者 余党军 程捷 陈偕雄 《浙江大学学报(理学版)》 CAS CSCD 2002年第5期506-511,共6页
基于 K图和降维 K图 ,讨论了计算逻辑函数的一阶布尔差分和二阶布尔差分的图形方法 .实例表明该方法具有直观、简单等特点 ,并且它能给出布尔差分的最简与 /或式 .
关键词 图形方法 K图 降维K图 布尔差分 故障检测 逻辑函数 组合电路 计算方法
在线阅读 下载PDF
基于K图的函数RM展开式在固定极性下的最小化 被引量:10
3
作者 刘观生 陈偕雄 《浙江大学学报(理学版)》 CAS CSCD 2003年第4期405-408,共4页
分析了K图的性质,发现在K图中过某格的所有聚合圈相应的各乘积项所含变量与该格对应的最小项均有相同的极性,在此基础上提出了得到基于K图函数RM展开式在固定极性下的最小化的图形方法.该方法可以从K图直接得到函数的最小化的RM展开式,... 分析了K图的性质,发现在K图中过某格的所有聚合圈相应的各乘积项所含变量与该格对应的最小项均有相同的极性,在此基础上提出了得到基于K图函数RM展开式在固定极性下的最小化的图形方法.该方法可以从K图直接得到函数的最小化的RM展开式,从而省略了传统的把K图转变为bj图再求最小化的步骤.它具有直观、简单、易于掌握等特点.此外,文中还提出了该方法的改进算法. 展开更多
关键词 逻辑电路 逻辑函数 K图 RM展开式 固定极性 最小化 BJ图 聚合圈
在线阅读 下载PDF
基于开关信号理论的电流控阈技术及I^2L施密特电路 被引量:9
4
作者 杭国强 吴训威 《电子学报》 EI CAS CSCD 北大核心 1997年第5期49-52,共4页
本文在开关-信号理论的指导下,采用电流信号表示逻辑值,对I2L电路中如何实现阈值控制进行了研究.在此基础上,提出了实现阈值控制电路的接地开关运算表示式,并用于设计相应的三值I2L施密特反相器电路.用PSPICE程序模... 本文在开关-信号理论的指导下,采用电流信号表示逻辑值,对I2L电路中如何实现阈值控制进行了研究.在此基础上,提出了实现阈值控制电路的接地开关运算表示式,并用于设计相应的三值I2L施密特反相器电路.用PSPICE程序模拟证明了所设计的电路具有理想的施密特电路特性. 展开更多
关键词 开关理论 I^2L电路 施密特电路 控阈技术
在线阅读 下载PDF
基于双群双域四向水平倾角最小化圈绕的凸壳并行新算法 被引量:3
5
作者 周启海 黄涛 吴红玉 《计算机科学》 CSCD 北大核心 2008年第2期232-234,241,共4页
本文针对现行凸壳算法(诸如:串行类的卷包裹凸壳算法、格雷厄姆凸壳算法等,并行类的折半分治凸壳算法、快速凸壳算法等)效率不高的缺点,根据同构化凸壳构造基本定理,利用工作站机群优点,提出了效率更高的双群(即:其机群分为2个子机群)... 本文针对现行凸壳算法(诸如:串行类的卷包裹凸壳算法、格雷厄姆凸壳算法等,并行类的折半分治凸壳算法、快速凸壳算法等)效率不高的缺点,根据同构化凸壳构造基本定理,利用工作站机群优点,提出了效率更高的双群(即:其机群分为2个子机群)、双域(即:其数据分布域分为2个子分布域)、四向(即:其每个子分布域内凸壳顶点的寻找方向均各自为顺时针、逆时针2个寻找方向)水平倾角最小化圈绕的凸壳并行新算法。 展开更多
关键词 同构化 机群 凸壳 并行算法 双群 双域 四向
在线阅读 下载PDF
基于双域双向水平倾角最小化圈绕的凸壳新算法 被引量:3
6
作者 黄涛 周启海 吴红玉 《计算机科学》 CSCD 北大核心 2008年第2期235-237,262,共4页
本文依据同构化凸壳构造基本定理,提出效率更高的双域双向水平倾角最小化圈绕凸壳新算法。本新算法的同构化特点是:1)"初始顶点与双域生成"处理:找出给定二维点集S的最低点和最高点,即Y轴坐标值最小点(若有多个最小点,则只取... 本文依据同构化凸壳构造基本定理,提出效率更高的双域双向水平倾角最小化圈绕凸壳新算法。本新算法的同构化特点是:1)"初始顶点与双域生成"处理:找出给定二维点集S的最低点和最高点,即Y轴坐标值最小点(若有多个最小点,则只取最左的最小点)和Y轴坐标值最大点(若有多个最大点,则只取最左的最大点),作为凸壳(逆时针圈绕的)A向初始顶点、(顺时针圈绕的)B向初始顶点;并以这两个初始顶点为端点的线段,把原二维点集划分为两个独立的子点集S右、S左。2)在S右内,进行双向"圈绕寻找下一新顶点"即凸壳A向、B向最新顶点寻找处理:分别过自己的最近新顶点,作X轴正向射线,并A向或B向找出当前点集内对该顶点正向射线(为始边的)倾角最小的点;删除对已得各顶点所构成的子凸壳内点,当所剩当前点集非空时继续作"2)"逐边圈绕,直到为空。3)同理,在子点集S左内,进行双向"圈绕寻找下一新顶点"即凸壳A向、B向最新顶点寻找处理。 展开更多
关键词 同构化 凸壳算法 顶点射线 水平倾角 双域双向圈绕
在线阅读 下载PDF
高速同步总线的时序设计 被引量:2
7
作者 张庆民 安琪 +1 位作者 刘树彬 王砚方 《系统工程与电子技术》 EI CSCD 2000年第11期84-87,共4页
从总线时间比的角度出发分析了总线时序实现的难易程度。通过对时间方程的分析 ,讨论了严格同步的时钟系统、固定相移的同步时钟系统、动态调节的同步时钟系统的总线时序 ,并设计出一种时钟相位可调总线时序。在此基础上实现了一种基于... 从总线时间比的角度出发分析了总线时序实现的难易程度。通过对时间方程的分析 ,讨论了严格同步的时钟系统、固定相移的同步时钟系统、动态调节的同步时钟系统的总线时序 ,并设计出一种时钟相位可调总线时序。在此基础上实现了一种基于GTL逻辑的高速同步总线测试系统 ,并通过实际测试证明了对三种同步时钟系统总线时序分析的正确性 。 展开更多
关键词 高速同步总线 逻辑电路 时序设计 电路设计
在线阅读 下载PDF
三种信号处理器的CPLD设计 被引量:5
8
作者 高梅国 潘君 陈炜炜 《电子技术应用》 北大核心 1999年第3期9-11,共3页
采用可编程逻辑器件CPLD,对FIR滤波、求模、恒虚警检测三种典型信号处理进行了参数化的模块设计,介绍了这三种信息处理器参数化模块设计的结构、算法、占用资源、最高速度等。
关键词 可编程逻辑器件 信号处理 滤波器 恒虚警 设计
在线阅读 下载PDF
一种具有TSC功能的TMR系统表决器设计方法 被引量:2
9
作者 陈禾 毛志刚 叶以正 《电子学报》 EI CAS CSCD 北大核心 1997年第9期86-88,共3页
本文给出了一种具有完全自校验(TSC)功能的三模冗余(TMR)系统表决器的设计方法.与以往有关TMR自测试方面的研究相比,此电路是完全自校验的,它直接将表决器做成完全自校验的,不用在系统外另加冗余,适于VLSI实现.... 本文给出了一种具有完全自校验(TSC)功能的三模冗余(TMR)系统表决器的设计方法.与以往有关TMR自测试方面的研究相比,此电路是完全自校验的,它直接将表决器做成完全自校验的,不用在系统外另加冗余,适于VLSI实现.此设计思想很容易扩展成N模冗余系统完全自校验表决器的设计. 展开更多
关键词 三模冗余 完全自校验 表决器 逻辑电路
在线阅读 下载PDF
一种基于符号逻辑的神经元模型和电路实现 被引量:3
10
作者 王若愚 郑启伦 黄贯光 《电子科学学刊》 EI CSCD 1999年第1期55-59,共5页
为了实现基于符号逻辑的神经网络系统,本文定义了一种逻辑神经元模型,并采用了电流型CMOS工艺实现这种神经元电路的各种逻辑功能,最后通过电路模拟,证明设计的正确性。
关键词 MOS电流镜 神经元电路 神经网络 逻辑电路
在线阅读 下载PDF
针对PLD芯片的大型MI/SO组合逻辑ABEL编程文件的自动生成 被引量:1
11
作者 饶岚 胡东成 +1 位作者 童诗白 杨士元 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 1998年第5期409-415,共7页
可编程逻辑器件的应用使逻辑电路的设计与修改更加灵活,实现起来更加方便.但使用现有的可编程逻辑器件计算机辅助设计软件需要一定的专业知识,对于一般用户有一定的困难;而系统内所提供的逻辑自动划分功能算法对于有些特殊应用还会... 可编程逻辑器件的应用使逻辑电路的设计与修改更加灵活,实现起来更加方便.但使用现有的可编程逻辑器件计算机辅助设计软件需要一定的专业知识,对于一般用户有一定的困难;而系统内所提供的逻辑自动划分功能算法对于有些特殊应用还会遇到一些难以解决的问题.鉴于此,作者开发了针对指定PLD芯片的自动生成多输入单输出(MI/SO)组合逻辑的ABEL编程文件的软件.本系统由于仅利用遍历操作实现逻辑划分,按存储器访问次数计算,该算法的计算复杂度仅为O(n+kn),不存在组合爆炸问题,它能够将大规模的多输入单输出组合逻辑函数自动分解,自动生成ABEL语言的设计文件,并能够自动给出芯片之间的连接方式. 展开更多
关键词 PLD芯片 MI/SO组合逻辑 ABEL编程文件 逻辑电路
在线阅读 下载PDF
基于F-M算法的电路划分新方法 被引量:1
12
作者 南国芳 李敏强 寇纪淞 《天津大学学报(自然科学与工程技术版)》 EI CAS CSCD 北大核心 2004年第6期549-552,共4页
提出了一种基于F M算法的启发式电路划分新方法.首先对电路各单元进行聚类,将聚类结果作为算法的初始划分,为了得到更好的划分效果,在F M算法的每一次迭代过程中都引入了单元释放;同时对比例划分作了进一步的研究;最后将该方法应用于标... 提出了一种基于F M算法的启发式电路划分新方法.首先对电路各单元进行聚类,将聚类结果作为算法的初始划分,为了得到更好的划分效果,在F M算法的每一次迭代过程中都引入了单元释放;同时对比例划分作了进一步的研究;最后将该方法应用于标杆电路的划分.实验结果表明,该方法与F M算法相比,划分结果得到了明显的改善. 展开更多
关键词 电路划分 聚类 比例划分 单元增益
在线阅读 下载PDF
半结构化数据的最小化模式发现 被引量:1
13
作者 李久仲 石硕 沈轶 《计算机应用与软件》 CSCD 2009年第4期51-54,共4页
半结构化数据的模式抽取对于半结构化数据查询、优化及异构数据的集成具有重要的意义。结合标签路径及标签路径的目标集概念,提出了基于OEM(Object Exchange Model)模型的半结构化数据最小化模式抽取新方法,并给出了与标签路径目标集、... 半结构化数据的模式抽取对于半结构化数据查询、优化及异构数据的集成具有重要的意义。结合标签路径及标签路径的目标集概念,提出了基于OEM(Object Exchange Model)模型的半结构化数据最小化模式抽取新方法,并给出了与标签路径目标集、支持度计算相关的两个定理。算法的基本思路:依据文中的两个定理,采用宽度优先自顶向下的遍历策略依次求出各标签路径的最后一个标签的目标集及支持度,标签支持度大的目标集优先映射为对应的模式节点。对同一半结构数据实例,算法抽取的模式与其他算法得到的模式相比规模小、算法执行时间短。算法适用于层次型及包含环路的OEM半结构化数据模式抽取。 展开更多
关键词 半结构化数据 模式抽取 OEM模型 标签路径 标签路径的支持度 标签路径的目标集
在线阅读 下载PDF
Verilog HDL与逻辑系统设计 被引量:9
14
作者 夏宇闻 《电子技术应用》 北大核心 1997年第9期4-7,共4页
VerilogHDL与逻辑系统设计北京航空航天大学EDA实验室夏宇闻随着计算机和半导体工艺技术的发展,数字逻辑电路的设计正悄悄地进行着一场重大的革命。这场革命的核心是采用硬件描述语言(VHDL或VeilogHDL)来... VerilogHDL与逻辑系统设计北京航空航天大学EDA实验室夏宇闻随着计算机和半导体工艺技术的发展,数字逻辑电路的设计正悄悄地进行着一场重大的革命。这场革命的核心是采用硬件描述语言(VHDL或VeilogHDL)来设计复杂的数字逻辑系统。早在七十年... 展开更多
关键词 VERILOGHDL 硬件描述语言 逻辑电路 设计
在线阅读 下载PDF
RTL综合系统设计中时序逻辑综合的实现方法 被引量:1
15
作者 袁媛 谢巍 刘明业 《微电子学与计算机》 CSCD 北大核心 2001年第1期24-29,共6页
时序逻辑综合是 RTL综合系统设计中的一个重要部分。文章系统地论述了时序逻辑综合问题,在分析用户的 RTL描述形式的基础上,以具体算法的形式,提出基本时序逻辑电路描述综合的实现方法,同时对其它一些综合系统中未引用的复杂时序逻... 时序逻辑综合是 RTL综合系统设计中的一个重要部分。文章系统地论述了时序逻辑综合问题,在分析用户的 RTL描述形式的基础上,以具体算法的形式,提出基本时序逻辑电路描述综合的实现方法,同时对其它一些综合系统中未引用的复杂时序逻辑电路也提出了具体的综合实现方法。 展开更多
关键词 RTL综合 时序逻辑综合 综合系统 VHDL 设计
在线阅读 下载PDF
如何正确选择FPGA器件 被引量:2
16
作者 李文 于伟 《电子技术应用》 北大核心 1998年第2期58-60,共3页
介绍了现场可编程门阵列FPGA器件的发展和现状以及相应设计软件的市场调研结果,给出了器件选用的通用准则。
关键词 逻辑电路 FPGA 设计 软件
在线阅读 下载PDF
中值滤波电路的设计 被引量:2
17
作者 柴晓冬 吴小培 +1 位作者 陈川 张德龙 《微电子学与计算机》 CSCD 北大核心 1996年第5期5-7,共3页
本文采用我国首创的DYL集成线性“与或”门设计成的中值滤波电路,该电路具有结构简单、延时小等优点,可用于实时信号处理。
关键词 中值滤波电路 设计 逻辑电路
在线阅读 下载PDF
在系统可编程逻辑器件的设计方法及其应用 被引量:4
18
作者 吴桂华 《中南民族大学学报(自然科学版)》 CAS 2002年第2期51-53,57,共4页
从 ISP技术的主要特点和 ISP器件出发 ,论述了 PL D器件的出现给数字系统设计带来的全新概念 ,介绍了 L attice公司最新推出的 ISP Synario System开发软件及其设计方法 ,并给出了一种采用 isp器件的信号处理电路 .
关键词 在系统可编程逻辑器件 设计方法 熔丝图 ISP技术 逻辑电路 数字设计 PLD
在线阅读 下载PDF
时序逻辑电路中若干问题的探讨 被引量:1
19
作者 杜轩华 张岳 《电子技术应用》 北大核心 1998年第1期21-24,共4页
根据数字逻辑电路设计的经验,对时序逻辑电路部分的一些概念和方法问题提出了看法,并举例作了详细的讨论。
关键词 逻辑电路 时序逻辑电路 设计
在线阅读 下载PDF
QoE领域新进展及其在最小化路测(MDT)方面的新应用 被引量:5
20
作者 乔自知 苗守野 孙碧涛 《移动通信》 2010年第19期24-28,共5页
用户体验质量(QoE)是重要的网络评价指标。文章首先讨论面向用户感受的网络质量评价的一些技术挑战;其次介绍QoE领域的数项最新进展,包括3G网络典型业务视频及多媒体QoE技术的科研进展及标准化进展,QoE指标体系研究的进展等;最后提出一... 用户体验质量(QoE)是重要的网络评价指标。文章首先讨论面向用户感受的网络质量评价的一些技术挑战;其次介绍QoE领域的数项最新进展,包括3G网络典型业务视频及多媒体QoE技术的科研进展及标准化进展,QoE指标体系研究的进展等;最后提出一种创新的面向QoE的MDT模式,以期推动QoE及网络建设/优化技术的发展。 展开更多
关键词 QOE 用户体验质量 网络质量评估 路测 MDT
在线阅读 下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部