期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于March C+算法的SRAM BIST设计 被引量:4
1
作者 张志超 侯立刚 吴武臣 《现代电子技术》 2011年第10期149-151,共3页
为了增加存储器测试的可控性和可观测性,减少存储器测试的时间和成本开销,在此针对LEON处理器中的32位宽的SRAM进行BIST设计。采用March C+算法,讨论了SRAM的故障模型及BIST的实现。设计的BIST电路可以与系统很好的相连,并且仅增加很少... 为了增加存储器测试的可控性和可观测性,减少存储器测试的时间和成本开销,在此针对LEON处理器中的32位宽的SRAM进行BIST设计。采用March C+算法,讨论了SRAM的故障模型及BIST的实现。设计的BIST电路可以与系统很好的相连,并且仅增加很少的输入/输出端口。仿真结果证明,BIST的电路的加入在不影响面积开销的同时,能够达到很好的故障覆盖率。 展开更多
关键词 SRAM BIST MARCH C+算法 故障模型
在线阅读 下载PDF
一种高PSR CMOS带隙基准电路设计 被引量:3
2
作者 贺志伟 姜岩峰 《现代电子技术》 2014年第13期153-155,158,共4页
为了降低芯片电路功耗,电源电压需要不断的减小,这将导致电源噪声对基准电压产生严重影响。为此针对这一问题进行相关研究,采用SMIC 0.18μm工艺,设计出一种低功耗、低温度系数的高PSR带隙基准电压源。仿真结果表明,该设计带隙基... 为了降低芯片电路功耗,电源电压需要不断的减小,这将导致电源噪声对基准电压产生严重影响。为此针对这一问题进行相关研究,采用SMIC 0.18μm工艺,设计出一种低功耗、低温度系数的高PSR带隙基准电压源。仿真结果表明,该设计带隙基准源的PSR在50 kHz与100 kHz分别为-65.13 dB和-53.85 dB;在2-6 V电源电压下,工作电流为30μA,温度系数为30.38 ppm/℃,电压调整率为71.47μV/V。该带隙基准适用于在低功耗高PSR性能需求的LDOs电路中应用。 展开更多
关键词 带隙基准电压 低功耗 电源抑制 电路设计
在线阅读 下载PDF
基于太阳能LED照明控制系统的处理器设计 被引量:6
3
作者 胡杰 吴新义 +2 位作者 张志超 董利民 吴武臣 《现代电子技术》 2010年第18期200-204,共5页
太阳能光伏发电与白光LED照明结合构成的照明系统是一个最优的环保节能照明系统,是今后的一个重要发展方向。在此围绕着太阳能与市电互补的LED照明控制系统,对其控制器的核心部件处理器进行研究。根据系统的实际构成与应用,提炼出处理... 太阳能光伏发电与白光LED照明结合构成的照明系统是一个最优的环保节能照明系统,是今后的一个重要发展方向。在此围绕着太阳能与市电互补的LED照明控制系统,对其控制器的核心部件处理器进行研究。根据系统的实际构成与应用,提炼出处理器的设计需求,进而提出一个精简指令集。基于此精简指令集完成了具有5级流水线的处理器设计,并为处理器添加了必要的外设。最后通过FPGA成功实现了设计功能。本课题的实现为照明控制系统中控制器的集成化、系统的小型化奠定了设计基础。 展开更多
关键词 处理器设计 RISC FPGA 太阳能照明
在线阅读 下载PDF
基于PI控制的全数字锁相环设计 被引量:1
4
作者 蒋小军 单长虹 +1 位作者 原华 盛臻 《现代电子技术》 2013年第2期141-143,共3页
针对以往全数字锁相环研究中所存在电路结构复杂、设计难度较大和系统性能欠佳等问题,提出了一种实现全数字锁相环的新方法。该锁相环以数字比例积分控制的设计结构取代了传统的一些数字环路滤波控制方法。应用EDA技术完成系统设计,并... 针对以往全数字锁相环研究中所存在电路结构复杂、设计难度较大和系统性能欠佳等问题,提出了一种实现全数字锁相环的新方法。该锁相环以数字比例积分控制的设计结构取代了传统的一些数字环路滤波控制方法。应用EDA技术完成系统设计,并进行计算机仿真。仿真结果表明:在一定的频率范围内,该锁相环锁定时间最长小于15个输入信号周期,相位抖动小于输出信号周期的5%,且具有电路结构简单、环路性能好和易于集成的特点。 展开更多
关键词 比列积分控制 全数字锁相环 超高速集成电路硬件描述语言 现场可编程门阵列
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部